电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC939M000DG

产品描述LVDS Output Clock Oscillator, 939MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC939M000DG概述

LVDS Output Clock Oscillator, 939MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC939M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率939 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CPLD用model仿真,编写testbench 出现错误,该如何解决,请版主大神解答指点迷津。
330858330859 自己编写CPLD程序,想用modelsim进行仿真,于是在Quartus里面编写testbench文件,但是出现上图错误,请高手解答一下。不胜感激!!!!! ...
zimiaoxinghan FPGA/CPLD
Code Composer Studio™ v5.1 开发环境下使用MSP430
推荐大家使用CCSv5,如下所示 本帖最后由 hansonhe 于 2012-4-28 16:06 编辑 ]...
hansonhe 微控制器 MCU
全新 Spartan 3E 入门级开发板 和 Atlys Spartan?-6 FPGA 开发套件
具体资料可以在官网查到..www.digilent.cn/...或者去xilinx 的官网...下面只贴图,有图有真相..有意的话可以联系我.182262214...绝对是全新的产品...不是的话,可以全额退给你...这个是 Spartan&# ......
ganzai01 淘e淘
关于TTL反相器
TTL反相器输入低电平时,输出端为什么是VCC-UR2-UBE3-UD2,而不是VCC-UR4-UCE3-UD2?290219 ...
aiwuxiao2016 模拟电子
浅析YAG与TAG白光LED荧光粉
白光LED使用的荧光粉有日亚专利的YAG和欧司朗专利的TAG,下文将分别介绍两种荧光粉及它们的专利关系。 YAG主要是Y3Al5O12:Ce以及其变化衍生物(例如在Al内加入Ga),YAG比较容易做亮。日亚专利写 ......
探路者 LED专区
modelsim教程
本帖最后由 paulhyde 于 2014-9-15 09:03 编辑 大家分享下,,,,,,,, ...
279111429 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1607  1786  2018  891  1334  33  36  41  18  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved