电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC1126M00DGR

产品描述LVPECL Output Clock Oscillator, 1126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC1126M00DGR概述

LVPECL Output Clock Oscillator, 1126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC1126M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1126 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
今天碰到一个怪事,新的电阻标5.1K,实测11.5K
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 今天碰到一个怪事,新的电阻标5.1K,实测11.5K,折腾了好一阵子...
kata 模拟电子
有两道考试题,大家帮帮忙?拜托
http://www.neouni.com/images/1.jpg...
paky 测试/测量
可编程模拟器件原理与开发
摘要:介绍了可编程模拟器件的基本原理和开发流程。列举了主流器件系列,并说明其核心技术。展望了可编程模拟器件的发展前景。 关键词:可编程模拟器件 模拟可编程技术 可编程模拟器件(Progr ......
maker FPGA/CPLD
想做低功耗板子,验证方案
分享团购链接 TI MSP-EXP430FR5739实验板套件 https://www.eeworld.com.cn/eetuan/20111115/index.php ...
cobraforyou 微控制器 MCU
在XP运行正常的网页为什么放在ARM上显示是乱码
RT,我做的网也用GB2312编码,在XP上运行正常的,但是放在ARM板子上运行的时候就是乱码,每次都要手工调整网页编码为GB2312后才能正常显示,哪里有问题呢? 我试过了用UTF8编码,还是一样的问题... ......
asinc ARM技术
【E840-DTU】评测汇总
本帖最后由 lugl4313820 于 2022-11-5 08:26 编辑 【E840-DTU】MQTT——ONENET - RF/无线 - 电子工程世界-论坛 (eeworld.com.cn) 【E840-DTU】MQTT收发测试 - RF/无线 - 电子工 ......
lugl4313820 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1118  1448  1574  1841  2855  45  41  1  4  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved