电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AC175SC

产品描述ACT SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16
产品类别逻辑    逻辑   
文件大小310KB,共12页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74AC175SC在线购买

供应商 器件名称 价格 最低购买 库存  
74AC175SC - - 点击查看 点击购买

74AC175SC概述

ACT SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16

ACT系列, 正边沿触发D触发器, 互补输出, PDSO16

74AC175SC规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP16,.25
针数16
Reach Compliance Codeunknown
系列AC
JESD-30 代码R-PDSO-G16
JESD-609代码e3
长度9.9 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup139000000 Hz
最大I(ol)0.012 A
位数4
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3/5 V
传播延迟(tpd)14.5 ns
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度3.9 mm
最小 fmax187 MHz
Base Number Matches1

文档预览

下载PDF文档
74AC175, 74ACT175 Quad D-Type Flip-Flop
April 2007
74AC175, 74ACT175
Quad D-Type Flip-Flop
Features
I
CC
reduced by 50%
Edge-triggered D-type inputs
Buffered positive edge-triggered clock
Asynchronous common reset
True and complement output
Outputs source/sink 24mA
ACT175 has TTL-compatible inputs
tm
General Description
The AC/ACT175 is a high-speed quad D-type flip-flop.
The device is useful for general flip-flop requirements
where clock and clear inputs are common. The informa-
tion on the D-type inputs is stored during the LOW-to-
HIGH clock transition. Both true and complemented out-
puts of each flip-flop are provided. A Master Reset input
resets all flip-flops, independent of the Clock or D-type
inputs, when LOW.
Ordering Information
Order
Number
74AC175SC
74AC175SJ
74AC175MTC
74AC175PC
74ACT175SC
74ACT175SJ
74ACT175MTC
Package
Number
M16A
M16D
MTC16
N16E
M16A
M16D
MTC16
Package Description
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
Body
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150" Narrow
Body
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
Connection Diagram
Pin Descriptions
Pin Names
D
0
–D
3
CP
MR
Q
0
–Q
3
Q
0
–Q
3
Description
Data Inputs
Clock Pulse Input
Master Reset Input
True Outputs
Complement Outputs
FACT™ is a trademark of Fairchild Semiconductor Corporation.
©1988 Fairchild Semiconductor Corporation
74AC175, 74ACT175 Rev. 1.4
www.fairchildsemi.com

74AC175SC相似产品对比

74AC175SC 74AC175_07 74AC175 74ACT175 74AC175MTC
描述 ACT SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16 ACT SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16 ACT SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16 ACT SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16 AC SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16
系列 AC ACT ACT ACT AC
位数 4 4 4 4 4
功能数量 1 1 1 1 1
端子数量 16 16 16 16 16
输出极性 COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY
表面贴装 YES Yes Yes Yes YES
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING
端子位置 DUAL DUAL DUAL DUAL DUAL
触发器类型 POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
最大工作温度 - 85 Cel 85 Cel 85 Cel -
最小工作温度 - -40 Cel -40 Cel -40 Cel -
最大供电/工作电压 - 5.5 V 5.5 V 5.5 V -
最小供电/工作电压 - 4.5 V 4.5 V 4.5 V -
额定供电电压 - 5 V 5 V 5 V -
加工封装描述 - 4.40 MM, MO-153, TSSOP-16 4.40 MM, MO-153, TSSOP-16 4.40 MM, MO-153, TSSOP-16 -
无铅 - Yes Yes Yes -
欧盟RoHS规范 - Yes Yes Yes -
状态 - ACTIVE ACTIVE ACTIVE -
工艺 - CMOS CMOS CMOS -
包装形状 - RECTANGULAR RECTANGULAR RECTANGULAR -
包装尺寸 - SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH -
端子间距 - 0.6500 mm 0.6500 mm 0.6500 mm -
端子涂层 - NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD -
包装材料 - PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY -
逻辑IC类型 - D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP -
传播延迟TPD - 12 ns 12 ns 12 ns -
最大-最小频率 - 236 MHz 236 MHz 236 MHz -
推荐个高速低噪声精密运放芯片 信号频率是2.5MHz 信号是uV级别的 要求前置放大10倍
哪位大侠给推荐个高速低噪声精密运放芯片 信号频率是2.5MHz 信号是uV级别的 要求前置放大10倍 哪些芯片合适啊 谢谢大家...
lili340827 模拟电子
可有偿哦-有高手能提供点读笔芯片组开发支持吗,或提供芯片原组代码
想做一款点读的东东,好像有好几个厂家的芯片组可以选择,请问谁可以提供开发芯片组(或在哪儿有代理可以买),有源代码更好了,兄弟自己掏点儿银子也行啊,哈哈...
婪主月 嵌入式系统
晶振时振时不振
采用PIC16F716的电路中,使用20MHz的晶振,结果出现晶振时振时不振的现象,而且起振时的周期也不对,波形不对,会是什么原因造成的,谢谢大家的赐教。...
西门雨痕 Microchip MCU
LM3S8962 ASM问题求助
LM3S8962, ASM问题求助 为什么以下代码可以正常运行: OSIntCtxSw PUSH {R4, R5} LDR R4, =NVIC_INT_CTRL ; trigger the PendSV exception LDR R5, =NVIC_PENDSVSET STR R5, POP {R4, ......
qqatscau 微控制器 MCU
关于DE1的一些资料
本帖最后由 paulhyde 于 2014-9-15 09:26 编辑 关于DE1的一些资料 ...
幺幺莫莫 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2489  1445  1266  2929  2776  38  22  6  9  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved