电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72V235L15PFG8

产品描述FIFO, 2KX18, 10ns, Synchronous, CMOS, PQFP64, GREEN, PLASTIC, TQFP-64
产品类别存储    存储   
文件大小198KB,共25页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

72V235L15PFG8概述

FIFO, 2KX18, 10ns, Synchronous, CMOS, PQFP64, GREEN, PLASTIC, TQFP-64

72V235L15PFG8规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
包装说明LQFP,
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间10 ns
其他特性EASILY EXPANDABLE IN DEPTH AND WIDTH
周期时间15 ns
JESD-30 代码S-PQFP-G64
长度14 mm
内存密度36864 bit
内存宽度18
功能数量1
端子数量64
字数2048 words
字数代码2000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织2KX18
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
座面最大高度1.6 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
3.3 VOLT CMOS SyncFIFO
TM
256 x 18, 512 x 18, 1,024 x 18,
2,048 x 18, and 4,096 x 18
IDT72V205, IDT72V215,
IDT72V225, IDT72V235,
IDT72V245
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
FEATURES:
256 x 18-bit organization array (IDT72V205)
512 x 18-bit organization array (IDT72V215)
1,024 x 18-bit organization array (IDT72V225)
2,048 x 18-bit organization array (IDT72V235)
4,096 x 18-bit organization array (IDT72V245)
10 ns read/write cycle time
5V input tolerant
IDT Standard or First Word Fall Through timing
Single or double register-buffered Empty and Full flags
Easily expandable in depth and width
Asynchronous or coincident Read and Write Clocks
Asynchronous or synchronous programmable Almost-Empty
and Almost-Full flags with default settings
Half-Full flag capability
Output enable puts output data bus in high-impedance state
High-performance submicron CMOS technology
Available in a 64-lead thin quad flatpack (TQFP/STQFP)
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
DESCRIPTION:
The IDT72V205/72V215/72V225/72V235/72V245 are functionally com-
patible versions of the IDT72205LB/72215LB/72225LB/72235LB/72245LB,
designed to run off a 3.3V supply for exceptionally low power consumption.
These devices are very high-speed, low-power First-In, First-Out (FIFO)
memories with clocked read and write controls. These FIFOs are applicable
for a wide variety of data buffering needs, such as optical disk controllers, Local
Area Networks (LANs), and interprocessor communication.
These FIFOs have 18-bit input and output ports. The input port is controlled
by a free-running clock (WCLK), and an input enable pin (WEN). Data is read
into the synchronous FIFO on every clock when
WEN
is asserted. The output
port is controlled by another clock pin (RCLK) and another enable pin (REN).
The Read Clock(RCLK) can be tied to the Write Clock for single clock operation
or the two clocks can run asynchronous of one another for dual-clock operation.
An Output Enable pin (OE) is provided on the read port for three-state control
of the output.
FUNCTIONAL BLOCK DIAGRAM
WEN
WCLK
D0-D17
LD
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF/(WXO)
WRITE CONTROL
LOGIC
FLAG
LOGIC
RAM ARRAY
256 x 18, 512 x 18
1,024 x 18, 2,048 x 18
4,096 x 18
WRITE POINTER
FL
WXI
(HF)/WXO
RXI
RXO
RS
READ POINTER
READ CONTROL
LOGIC
EXPANSION LOGIC
OUTPUT REGISTER
RESET LOGIC
OE
Q0-Q17
RCLK
REN
4294 drw 01
IDT, IDT logo are registered trademarks of Integrated Device Technology, Inc. SyncFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
MARCH 2018
DSC-4294/8
©2018
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
SensorTile.Box入门模式之震动监控逗逗女朋友
今天周末,在家休息,正好有整块的时间来玩SensorTile.Box, 几乎把APP上面所有的Example都试了一遍,其中指南针的应用跟手机上的指南针测试对比数据不相上下,说明很准确。 还有一个震动 ......
zhaoqibin ST MEMS传感器创意设计大赛专区
2013年全国大学生电子设计竞赛命题原则及征题要求(4月9日)
119900 一、命题原则及要求 1. 命题范围 应以电子技术(包括模拟和数字电路)应用设计为主要内容。可以涉及模-数混合电路、单片机、嵌入式系统、DSP、可编程器件、EDA 软件的应用。题目包 ......
EEWORLD社区 电子竞赛
关于FSM(有限状态机)的 test bench 写法的一点总结
在写FSM的test bench时,会想要检查FSM的state,我知道的方法有下面几个: 1. 把state定义在UUT module的output port里。这样做的缺点很明显,这个port是完全多余的(通常来说),浪费有限的硬 ......
eeleader FPGA/CPLD
【Gravity:AS7341测评】+ 色彩检测器的设计 (兼结题报告)
将可见光传感器的检测值送往串口来输出显示,在使用上总有些不方便的感觉,若为它配上一个小巧的显示屏将会为之改观,图1至图3就是配置OLED显示屏后的显示效果。 522863 图1 起始界面 ......
jinglixixi 国产芯片交流
怎样把hzk16字库存放EEPROM
怎样把hzk16字库存放EEPROM建立一个字库片 用C 谢谢...
yapuljj 单片机
【藏书阁】模拟电子技术基础(西电版 孙肖子)
37758 目录: 第1章 晶体二极管及其基本电路 第2章 双极型晶体管及其放大电路 第3章 场效应管及其基本电路 第4章 集成运算放大器电路 第5章 频率响应 第6章 反馈 第7章 模拟 ......
wzt 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1361  2642  926  797  1109  17  43  48  13  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved