电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1338M00DGR

产品描述LVPECL Output Clock Oscillator, 1338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB1338M00DGR概述

LVPECL Output Clock Oscillator, 1338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1338M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1338 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CVAVR做的DS18b20温度只显示15度
#include <mega16.h>#include <delay.h>#include <stdio.h>#define uchar unsigned char#define uint unsigned intuchar teml,temh,tem,tt,a,b;flash uchar table={'0','1','2','3 ......
fuhongqy Microchip MCU
2012年物联网核心技术师资培训班向EEWORLD网友开放两个免费培训名额!
物联网专业是面向现代信息处理技术,培养从事物联网领域的系统设计、系统分析与科技开发及研究方面的高等工程技术人才。在工业与信息化部人才交流中心指导下,由北京网事纵横科技有限公司主办 ......
EEWORLD社区 综合技术交流
stm32:JTAG连接出问题!
新做了一款板,CPU用的是stm32f103vct6,上电连JTAG怎么都连不上,IAR报错:can'thaltthecore!请教各位:错误出在哪儿了?仔细检查了电源、地、晶振、BOOT、JTAG接口,没发现异常。郁闷中 ......
davidlee2046 stm32/stm8
问一个离谱的问题,为什么电容放电 要用电阻给它一个通路形成放电路径呢
问一个离谱的问题,为什么电容放电 要用电阻给它一个通路形成放电路径呢, 消耗掉电容释放的电荷? 有人说 不加电阻电容放的点没有释放路径的话,就可能会损坏电路或者造成其他器件会误动作,, ......
小太阳yy 开关电源学习小组
求SPI驱动编写思路
  用5天时间研究了SPI驱动的编写,现在在6410上写了个一个SPI的驱动程序, 可数据却读不出来,求大虾们提供点思路。   我的程序的思路是这样的,内核使用的是2.6.28,由于SPI的子系统 ......
xsmao520 嵌入式系统
给喜欢的论坛小小建议
我希望能创建:(1)电子产业企业版面可以展现目前的前沿科技(2)每个小栏目如单片机栏目,可以再细分下,1)单片机资料区2)单片机竞赛区 3)单片机应用区---(3)搭建一个人才展现区,供企业 ......
80后 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1175  695  2524  1141  317  37  9  31  8  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved