电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531TB139M000DGR

产品描述CMOS Output Clock Oscillator, 139MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531TB139M000DGR概述

CMOS Output Clock Oscillator, 139MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531TB139M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率139 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
谁测试过在wince4.2下通过串口向外发送一个字节的数据需要多长的时间?(波特率115200)
我们现在测试的用WriteFile发送一个字节的时间是12ms,个人觉得时间太长了,但原因不明. 测试条件:奇偶校验(无) 停止位(1) 波特率(115200) 通过wince ......
MEGANTWJ 嵌入式系统
stm32f10 TIM复位模式+DMA+中断
最近在做曼切斯特的解码,用TIM2-ch2复位模式+输入捕获模式 来捕捉每2个上升沿间的计数值,并用DMA传输到指定数组(编码率1.5M,必须用DMA)。另外,由于一帧数据内的上升沿个数不定,需要检测 ......
Inownl stm32/stm8
人的衰老,也是种「缓降拆除法」吧?
骨头松脆,肌肉萎缩,脏器衰竭, 皮肤一年比一年绉了,身子一年比一年矮了,体能也因脏器的衰败而日趋枯竭了。...
hk6108 聊聊、笑笑、闹闹
IO口问题
公司打算做个通用的板子,因为我们产品是做控制盒的,就是要求IO口比较多,IO口的用处也就是键盘啊,编码器,波段开关,等,输出就是控制信号灯的状态,现在打算做个板子,就相当于一个通 ......
seven_zs stm32/stm8
【GD32L233C-START评测】MODBUS测试
疫情期间隔离了,没事做,今天在L233测试了下MODBUS。 L233的串口和其他系列的串口状态标志管理有些差别。比如帧错误,校验错误,TC标志需要手动清除,另外发送空中断标志在初始化后是0,发 ......
aple0807 GD32 MCU
TI数字电源控制解决方案
本帖最后由 dontium 于 2015-1-23 11:35 编辑 此文档为TI电源管理指南2,是续接电源管理指南1的,里面介绍了TI数字电源控制解决方案,还有AC/DC、DC/DC电源产品的解决方案,介 ......
德州仪器 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2147  699  539  1314  2033  32  23  39  40  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved