电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB1262M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB1262M00DG概述

CMOS/TTL Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB1262M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1262 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
RTL8212G问题
我最近调试RTL8212G的千兆PHY,09年那个批次的我买的调试的好好的,从来没有问题, 10年和11年批次的突然发现同样的发送和接收板竟然没有收到数据。不知道什么地方出现的 问题,我没有对内部 ......
dlw314 FPGA/CPLD
基于mega16 热敏电阻 温度采集
源代码...
纯风 Microchip MCU
我的F28035的SPI控制ADS8332程序
本帖最后由 dontium 于 2015-1-23 11:07 编辑 对ADS8332用了两种方法控制,端口模拟SPI及SPI控制器。使用宏SPI_INTEFACE来控制编译。今天是继LCD使用SPI控制搞定后完成SPI对ADS8332控制的。 ......
dontium 模拟与混合信号
有做过GPRS模块的吗?经常掉线问题是怎么解决的呢?
做了一个单片机控制GPRS模块的装置,发现GPRS容易掉线,短则几分钟,长则几个小时就断线了,有什么办法解决这个问题?或者遇到这个问题怎么处理?...
面纱如雾 无线连接
一款P4电脑主板电源管理原理图
哥们根据实物反画的一款P4电脑主板电源管理原理图,PROTEL99SE格式.为了给朋友修电脑,没办法啊.花了一天的时间画的,电脑修好了.图留下了,朋友们谁要,免费拿去!...
西门 电源技术
关于E金币,以前获得的明星人物也有金币拿吗?
看到好多都是:月度明星人物2012年06月19日前累积 如果没理解错的话小弟貌似也有份吧...嘿嘿嘿 :lol 顺便一提,还有一个2011年度十大网友,也给个勋章戴戴呗...:Laugh: 本帖最后由 anqi9 ......
anqi90 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2441  2380  106  464  903  25  10  2  12  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved