电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC757M000DG

产品描述LVPECL Output Clock Oscillator, 757MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC757M000DG概述

LVPECL Output Clock Oscillator, 757MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC757M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率757 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
为什么信号隔离在48V HEV/EV系统中十分重要
传统内燃机车辆与混合电动车辆(HEV)或电动车辆(EV)之间的一个主要区别之一是存在多节电池和电压等级。内燃机由单个12V或24V电池(通常是铅酸电池)运行。但是,HEV和EV使用的二次高压电池的 ......
alan000345 模拟与混合信号
EK_LM3S8962-五子棋。。。
下面分享一下写了一段时间的五子棋DEMO了。 我是将所以的代码进行Lib化了的,所以工程里面除了demo.lib这个Lib文件外,就只要用户接口函数,在这个函数里面我们可以实现任何的操作, 但其 ......
shilaike 微控制器 MCU
SM6135W遥控车稳压芯片
SM6135W是专为遥控车设计的大规模集成电路。有5个控制键控制遥控车的运动,它们分别是:前进、后退、向右、向左和加速这5个功能。芯片自建3.6V稳压模块。...
rain 汽车电子
悬赏求助 基于ZIGBEE的数显卡尺数据采集
数显卡尺 采集数据 然后发射给协调器 QQ2426281487...
李之莘 无线连接
第五届全国大学生电子设计竞赛获奖作品选编
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 第五届全国大学生电子设计竞赛获奖作品选编的合并文件程序 ...
fighting 电子竞赛
今天把文件系统成功移植到STM32上了
用内部SRAM模拟DISK,运行稳定可靠。...
chielite stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 409  2490  187  1940  2251  5  28  25  2  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved