电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC590M000DGR

产品描述LVPECL Output Clock Oscillator, 590MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC590M000DGR概述

LVPECL Output Clock Oscillator, 590MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC590M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率590 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有人懂PCB天线设计?想请教几个问题
本帖最后由 treesss 于 2017-12-30 18:34 编辑 给2.4G蓝牙芯片CC2541画PCB板载天线,因为之前没做过天线方面的设计,所以想照抄TI的参考设计,但是由于产品面积比较小,又不能完全照抄,想请 ......
treesss PCB设计
听专家说:如何构建汽车充电器
作者:Robert Taylor1 正如我同事Brian 在他博客中提到的那样,如今每个人都有智能手机或平板电脑。它们是收发商务电子邮件、接打个人电话以及跟上时代发展潮流的必备工具,而且总是有新潮的游 ......
qwqwqw2088 模拟与混合信号
STM32F103XX
STM32F103XX中的串口状态寄存器的一些标志位,怎么还能配置?按理说都是硬件置一,软件清零的 ...
pycl5060 单片机
Wince 编程如何打开wifi 以及如何设置背景光亮度
如题 要求: 1.用程序实现打开wifi,以及调整背景光亮度 2.不能用ShellExcute函数调出界面进行设置...
holystw 嵌入式系统
应急灯照明灯的标准分类和目的
1、应急照明的目的: 常规的照明设计是为了更好利用空间,而且设计考虑到室内各个方面,应急照明的目的只有一个,那就是当大楼普通照明不能正常运作时,能使里面的人员安全撤离,所以它应该 ......
qwqwqw2088 DIY/开源硬件专区
求助 好人进啊
有大虾知道怎么配置mega48v的下载模式设置吗? 指点思路也行啊 谢谢啊!! 不能再耗下去了 好人帮忙,已经和PC机连上了。显示Entering programming mode.. FAILED!...
sxtyxkq 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2794  1371  2723  2860  2412  49  36  2  23  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved