电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB656M000DGR

产品描述LVPECL Output Clock Oscillator, 656MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB656M000DGR概述

LVPECL Output Clock Oscillator, 656MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB656M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率656 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LPC54606
有没有大佬用来捧场546xx系列控制过TFT_LCD,求助,谢谢!!!...
呢茶普 ARM技术
新版AD智能板框规则,再也不用在keep out层画线了。
以前画板子很多人都习惯在keep out层画板子外形来防止走线或者铜皮延伸到板子外部,现在可以直接在机械层定义板子形状。然后通过一个规则直接禁止PCB上的走线离板边太近。具体方法在附件文档 ...
linchichang PCB设计
如何降低蓝牙的成本
524159 提到蓝牙二字,最先想到的是蓝牙耳机与蓝牙模块。蓝牙模块从芯片方案到蓝牙协议、通信距离、工作频率、功能特点等各不相同。且对于实现蓝牙成本,争论最大的问题是生产工艺与元件的需 ......
ohahaha 无线连接
有木有用verilog语言做过视频图像色空间转换从RGB 到YCbCr,有工程能否参考一下
有木有用verilog语言做过视频图像色空间转换从RGB 到YCbCr,有工程能否参考一下。。。急啊...
xingpoul FPGA/CPLD
实验室配置FPGA,应该选择那种型号?
本帖最后由 yzy0351 于 2017-6-17 01:09 编辑 FPGA五彩缤纷,本科院校自动化计划大三的时候开FPGA课程,让学生入门。 求助各位,大三的时候学习那种FPGA比较好入门?成本要求低,能通过 ......
yzy0351 FPGA/CPLD
为什么几百元的老年机能测体温,千买的智能机却不能?
从过年到现在,除了吃饭睡觉相信大家每天最关心的就是疫情了。 因为疫情我们被禁足在家, 因为疫情我们要掐点熬夜“抢”口罩、“抢”消毒用品, 因为疫情我们不敢 ......
eric_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 156  1281  937  2734  2560  49  42  40  58  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved