电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA386M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 386MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA386M000DGR概述

CMOS/TTL Output Clock Oscillator, 386MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA386M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率386 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DE1-SoC通过hps访问fpga端的sdram
友晶DE1-SOC开发板,在Qsys中将hps的h2f_axi_master连接到SDRAM Controller总线上,SDRAM Controller的外部引脚连接在fpga端的SDRAM上,但是在arm的用户空间用怎样的语句进行对fpga端的SDRAM进 ......
全部都是泡馍 FPGA/CPLD
AVR做仪器仪表类的优缺点
本帖最后由 paulhyde 于 2014-9-15 09:31 编辑 最近在学AVR 看看各类型的题感觉只有仪表仪器类和放大器类能够做,但不知道AVR的性能能不能满足要求大家说说看法,有经验的请教下。 ...
紫色炽天使 电子竞赛
F2803x入门之二:工程建立
从FLASH启动,通用F2803X系统 本帖最后由 abu315 于 2013-10-28 17:23 编辑 ]...
abu315 微控制器 MCU
图解CAN总线-之IL层 (适合灌水)
本帖最后由 5525 于 2016-5-8 15:34 编辑 CAN总线在车载行业的重要性,就不细说了。CAN IL(Interaction Layer)层介于MAC层和应用层之间, 这是一个最重要,常见,稳定,必须的应用,CAN入 ......
5525 汽车电子
如何使用放大器?
本帖最后由 paulhyde 于 2014-9-15 03:57 编辑 学运放的要了解的 ...
x_l_lai 电子竞赛
6只脚的10位带I/D单片机
各位老大,有谁知道有6只脚的10位带I/D单片机吗?是什么型号,请回复,谢谢,急需!!!!!...
tianbh1982 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2117  2057  1685  2612  934  55  32  6  26  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved