电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB1228M00DG

产品描述LVPECL Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB1228M00DG概述

LVPECL Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB1228M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1228 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
软件出了问题不知道如何测试?推荐你看看这本《软件测试》
软件测试(原书中文第二版) 《 软件测试》(原书第2版)适合软件测试人员及希望未来从事软件测试的其他专业人员阅读,也适合高等院校相关专业的学生及教师参考。   《软件测试》(原书第2 ......
tiankai001 下载中心专版
led出错一般是由哪些原因造成的?
今天字工场来告诉大家关于led的信息,我们用led会由于各种因素或自身的质量问题和错误,怎么办?除了自身的质量问题外,还可以找出其他因素造成错误的原因。今天,我们将看看为什么会有一个闪 ......
爱过后 LED专区
EVC4.0+PXA270SDK(自定义无错)开发的软件?
使用 EVC4.0+PXA270SDK(自定义无错)开发的软件release版无法在270pPDA上使用,请问是为什么? (运行时报缺库文件) ...
wcg 嵌入式系统
串口读写函数是同步的吗?
在WINCE下通过writefile写串口,原以为该函数应该是阻塞式的,与串口发送过程是同步的,即串口实际发送完毕,该函数才 能返回。现在用示波器测量了下,发现不是这样,特别是写多个字节时, ......
ywchen03 嵌入式系统
安全性较好的锂电池选购求助?
因为经常听说手机电池爆炸什么的,所以对锂电池很不放心。 但无奈电路中涉及使用白光LED,这玩意本身压降就已经3V以上了,如果用 普通 镍氢 或者干电池,岂不是要 三节以上?感觉很不靠谱, ......
辛昕 电源技术
带FMC接口的FPGA开发板
各位高手: 小弟求闲置带FMC接口的FPGA开发板,新板太贵,周期太长,哪位大神有的请出售,QQ:1550164891,谢谢! ...
mc516 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 304  524  1770  1290  1782  29  17  51  15  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved