电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB739M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 739MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB739M000DGR概述

CMOS/TTL Output Clock Oscillator, 739MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB739M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率739 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
缩短LED显示屏寿命的因素有哪些
在查关于如果火零线接反除了安全因素外对LED照明灯有什么影响,看到这一篇,转贴过来 转贴自:http://www.sageled.com/cn/jishu/show1_75.html 任何东西都有他的生存周期,同样LED显示 ......
wangfuchong 聊聊、笑笑、闹闹
世界名校课件网络版
本文是在网上无意看到的,觉得挺好的,就粘贴过来了。 如果有侵害到著作者的权益,请声明一下哦。 http://realcourse.grids.cn/ 大学课程在线 一、伯克利 加州大学伯克利分校 http:/ ......
unbj FPGA/CPLD
急求一个LM2576扩展输出电流电路
要求将LM2576的输出电流从3A扩展到10A....
xdyc2004 模拟电子
if(OSTCBPrioTb1[prio]==(OS_TCB*)0)
if(OSTCBPrioTb1==(OS_TCB*)0)这个(OS_TCB*)0)的“0”怎么理解?...
laidawang 嵌入式系统
求大神分析一下如何检测载波
本帖最后由 paulhyde 于 2014-9-15 02:57 编辑 D题 简易载波信号分析仪【本科组】一、任务设计并制作一台简易载波信号分析仪。载波信号频率在20-30MHz。原理框图如下: 二、要求1、基本要求( ......
寻找真理的少年 电子竞赛
在不同的负载下电机的匀速转动问题
这个该怎么搞呢? 难道要去监控电机转速,发现比设定转速慢了就提高点,快了就减点,这样貌似复杂了点 有没有做过的人告诉我个解决方法啊...
jxghust 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 329  2457  1046  1417  2005  1  13  28  46  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved