电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA536M000BG

产品描述LVPECL Output Clock Oscillator, 536MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA536M000BG概述

LVPECL Output Clock Oscillator, 536MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA536M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率536 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
使用CCS 安装 C2000ware 并创建示例项目
一、CCS安装C2000WARE (一)下载C2000Ware_3_02_00_00_setup.exe 504783 链接:https://pan.baidu.com/s/1BCzuNzCN_QBmvzJ1vDqISg 提取码:sh5m (二)加载C2000Ware到CCS 1.安装C2 ......
灞波儿奔 微控制器 MCU
DSP开发指南
DSP开发指南...
Smithlee89 DSP 与 ARM 处理器
阻抗匹配有烦恼?帮您揭秘(上)
现在的所有努力,都只为靠近你,因为你就是我的50欧姆点这是一句射频情话,你懂这句情话背后的深意吗?今天,就过来为你详细揭秘。一、 阻抗匹配电路的作用 阻抗控制在硬件设计中是一个比较重 ......
alan000345 无线连接
关于socket API 的问题
请教一个关于socket API 的问题 我做的是服务器端软件 我用recv()函数时发现一个问题,当没有数据到的时候recv()函数会一直等待,当客户端正常关闭套接字后 recv()函数返回0 ,当我把网线拔 ......
liyz2169 嵌入式系统
双口ram问题
想问个问题,能不能用一块双口ram的两个区域进行数据乒乓操作呢?...
hitszjia FPGA/CPLD
spi通信,stm32为主时,怎么让mosi不发数据时为高电平。
如题。因为正常情况下,mosi不发数据位低电平。。我想设置为高电平。有办法设置吗?...
spark2013 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 246  1873  2853  649  55  43  57  34  59  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved