电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

680G-01

产品描述Clock Generator, 66.6666MHz, CMOS, PDSO24, 0.173 INCH, TSSOP-24
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小146KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览 文档解析

680G-01概述

Clock Generator, 66.6666MHz, CMOS, PDSO24, 0.173 INCH, TSSOP-24

680G-01规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSSOP
包装说明0.173 INCH, TSSOP-24
针数24
Reach Compliance Codenot_compliant
ECCN代码EAR99
JESD-30 代码R-PDSO-G24
JESD-609代码e0
长度7.8 mm
湿度敏感等级1
端子数量24
最高工作温度70 °C
最低工作温度
最大输出时钟频率66.6666 MHz
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP24,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
电源3.3 V
主时钟/晶体标称频率25 MHz
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压3.46 V
最小供电电压3.13 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
宽度4.4 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档解析

ICS680-01 是一款网络时钟综合器和零延迟缓冲器集成电路,它能够生成四个高频时钟输出和一个参考信号,这些输出都是从一个25 MHz的晶体或时钟输入派生出来的。该设备包括一个低偏斜、单输入到四输出的零延迟时钟缓冲器。低偏斜缓冲器输出的实现涉及到几个关键技术:

  1. 多相位锁定环(PLL):ICS680-01 使用多相位锁定环技术来生成多个时钟输出。PLL能够锁定到输入的晶体或时钟信号,并产生多个相位上稍有差异的时钟信号,从而实现低偏斜。

  2. 输出使能控制:通过输出使能控制,可以精确地控制时钟信号的输出,这有助于减少时钟信号之间的偏斜。

  3. 外部电容:数据手册中提到,可能需要外部电容来优化时钟信号的性能。这些电容通常用于稳定PLL的相位,减少抖动和偏斜。

  4. 内部匹配和校准:集成电路内部可能包含匹配和校准电路,以确保不同输出之间的相位和频率差异最小化。

  5. 低偏斜设计:在设计时钟缓冲器时,会特别注意信号路径的对称性和平衡,以减少信号传播延迟的差异,从而实现低偏斜。

  6. 反馈机制:通过反馈机制,可以持续监测和调整输出时钟信号,以保持时钟信号的稳定性和准确性。

  7. 优化的PCB布局:数据手册中还提到了PCB布局的建议,如将去耦电容尽可能靠近VDD引脚放置,以及将外部晶体靠近设备安装,这些都是为了减少信号路径上的干扰和偏斜。

通过这些技术和设计考虑,ICS680-01 能够实现低偏斜的时钟输出,这对于需要精确时钟同步的高速网络设备来说是非常重要的。

文档预览

下载PDF文档
DATASHEET
NETWORKING CLOCK SYNTHESIZER AND ZERO DELAY BUFFER
Description
The ICS680-01 generates four high-frequency clock outputs
and a reference from a 25 MHz crystal or clock input. The
device includes a low-skew, single input to four output zero
delay clock buffer. It can replace multiple crystals and
oscillators, saving board space and cost.
The device has a power-down tri-state (PDTS) pin that place
the clock outputs in a high-impedance state when pulled
low. The PDTS pin includes an internal pull-up resistor.
ICS680-01
Features
Packaged in 24-pin TSSOP
Pb (lead) free package, RoHS compliant
Replaces multiple crystals and oscillators
Input crystal or clock frequency of 25 MHz
Five output driver driven by external clock
Duty cycle of 45/55
Operating voltage of 3.3 V
Advanced, low-power CMOS process
Fixed output frequencies of 25 MHz and 48 MHz
Selectable output frequencies of 24 MHz, 48 MHz, 50
MHz and 66.6666 MHz
Qx outputs replace costly discrete buffer
Low-skew buffer outputs (250 ps)
Block Diagram
VDD
5
S0
S1
PLLA
Divide
Logic
and
Output
Enable
Control
CLK2
48M
25M
CLK1
PLLB
25 MHz
Crystal or Clock
X1/ICLK
Crystal
Oscillator
PLLC
X2
External capacitors
may be required.
QFB
Q0
Q1
PLL/Buffer
Q2
Q3
2
GND
PDTS
ICLK
IDT™ / ICS™
NETWORKING CLOCK SYNTHESIZER AND ZERO DELAY BUFFER 1
ICS680-01
REV H 051310

680G-01相似产品对比

680G-01 680G-01T 680G-01LFT
描述 Clock Generator, 66.6666MHz, CMOS, PDSO24, 0.173 INCH, TSSOP-24 Clock Generator, 66.6666MHz, CMOS, PDSO24, 0.173 INCH, TSSOP-24 Clock Generator, 66.6666MHz, CMOS, PDSO24, 0.173 INCH, LEAD FREE, TSSOP-24
是否Rohs认证 不符合 不符合 符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 TSSOP TSSOP TSSOP
包装说明 0.173 INCH, TSSOP-24 0.173 INCH, TSSOP-24 TSSOP, TSSOP24,.25
针数 24 24 24
Reach Compliance Code not_compliant not_compliant unknown
ECCN代码 EAR99 EAR99 EAR99
JESD-30 代码 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24
JESD-609代码 e0 e0 e3
长度 7.8 mm 7.8 mm 7.8 mm
湿度敏感等级 1 1 1
端子数量 24 24 24
最高工作温度 70 °C 70 °C 70 °C
最大输出时钟频率 66.6666 MHz 66.6666 MHz 66.6666 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP TSSOP
封装等效代码 TSSOP24,.25 TSSOP24,.25 TSSOP24,.25
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
电源 3.3 V 3.3 V 3.3 V
主时钟/晶体标称频率 25 MHz 25 MHz 25 MHz
认证状态 Not Qualified Not Qualified Not Qualified
座面最大高度 1.2 mm 1.2 mm 1.2 mm
最大供电电压 3.46 V 3.46 V 3.46 V
最小供电电压 3.13 V 3.13 V 3.13 V
标称供电电压 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES
技术 CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING GULL WING
端子节距 0.65 mm 0.65 mm 0.65 mm
端子位置 DUAL DUAL DUAL
宽度 4.4 mm 4.4 mm 4.4 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER
Base Number Matches 1 1 1
什么是RTC
RTC的英文全称是Real-Time Clock,翻译过来是实时时钟芯片. RTC是PC主板上的晶振及相关电路组成的时钟电路的生成脉冲,RTC经过8254电路的频产生一个频率较低一点的OS(系统)时钟TSC,系统时钟每一 ......
安_然 模拟电子
新买的MSP430FR5994,PWM控制一直执行不了
如题。 #include<io430fr5994.h> void main() { WDTCTL = WDTPW + WDTHOLD; TA1CTL = TASSEL0 + TACLR; //ACLK,清除TAR TA1CCR0 = 512 - 1; //设置PWM周期 ......
初学者李 TI技术论坛
evc是否需要面向对象?
我看了一些evc写的应用程序,好多都没有建类,直接加个头文件和cpp文件就开始写函数了, 我想问下,在evc中使用类考到板子运行后会影响速度吗?还是应该建类便于分层和程序的 可读性?求高手 ......
qyan332713590 嵌入式系统
上一个彩电ROM的数据
RT7369...
huchuan987 家电维修集锦
关于PN结的,请问这样说对吗?
进入空穴型半导体的电子,如果后面有继续补充来的电子,那么刚刚复合的电子就可以继续向前运动,并可以从空穴型半导体中进入导体,如果没有新的电子补充,空穴型半导体中与空穴复合的电子,是不 ......
chaosrm 综合技术交流
如果动态安装驱动
如何动态加载一个驱动. 我的意思是. 在一个CE系统中. 这个CE内核文件nk.bin中没有包含那个流接口驱动程序usb.dll. 运行CE系统后. 将这个usb.dll copy到CE硬盘上. 用一个什么工具可以将usb.dll ......
testttest 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 960  2021  564  1345  2502  20  41  12  28  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved