电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA1389M00DGR

产品描述LVPECL Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA1389M00DGR概述

LVPECL Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA1389M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1389 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何获取更多的MSP430单片机资源(更新完毕)
本帖最后由 tiankai001 于 2019-2-22 13:39 编辑 此内容由EEWORLD论坛网友tiankai001原创,如需转载或用于商业用途需征得作者同意并注明出处 曾经在网上看到过一句话:MSP430单 ......
tiankai001 微控制器 MCU
【干点啥好咧】首盘丝滑
本帖最后由 ljj3166 于 2021-4-29 12:04 编辑 闲暇水贴,撸一下板 看了看用户手册 536045 存在一个GOIOMUX 布线会轻松很多 536047 除了ADC和wakeup ......
ljj3166 物联网大赛方案集锦
在tf卡上CeMountDBVol为什么会出错?
{ CeMountDBVol(&g_guidDB, szPath, ...
wujieling 嵌入式系统
这样的情况是装减速机好,还是不装好呢?
现有一设备用伺服电机驱动丝杆带动平台做往复运动,现算出达到平台最高运动速度,丝杆的转速需要500转每分钟,伺服电机的额定转速为3000转每分钟. 请问一下各位这时是电机直连丝杆好呢,还是电机通 ......
xiaoxin1 工业自动化与控制
请教自建库的问题
想把关键算法封装,封装后能在ram中执行,另外也想把藕和外设操作的一些指令也封装一下 想想位置可能是得要cmd来控制 ,但是发现lib工程里加了cmd就报 Error, Don't know how to build file ......
westcoast 微控制器 MCU
简易无线话筒
如果你的收录机有调频接收波段,不妨动手制作一个无线话筒,可给你的生活增添不少乐趣。这里介绍一个无线话筒,在开阔地区有效距离约100 m左右。...
fighting 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2486  821  1194  2507  1487  30  12  26  25  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved