电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB010M945BGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 1400MHz Max
产品类别振荡器   
文件大小403KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531WB010M945BGR概述

CMOS Output Clock Oscillator, 10MHz Min, 1400MHz Max

531WB010M945BGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
制造商序列号SI531
安装特点SURFACE MOUNT
最大工作频率1400 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸6.30mm x 4.50mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
C2000浮点运算注意事项——CPU和CLA的差异及误差处理技巧
C28x+FPU架构的C2000微处理器在原有的C28x定点CPU的基础上加入了一些寄存器和指令,来支持IEEE 单精度浮点数的运算。对于在定点微处理器上编写的程序,浮点C2000也完全兼容,不需要对程序做出改 ......
fish001 DSP 与 ARM 处理器
Kicad单独移动线的时候,线竟然是断开移动的,这个怎么解决呢?
各位大神好,我入Kicad不久,绘制PCB的时候想拖动线条,但是线条断开了(如下图),请问可以像AD那样整条联动吗? ...
xindela PCB设计
【电源问答】汇总贴
在活动提出你的电源问题&技术解答,提升自我电源知识,赢取好礼~~中网友们提出了一些问题,大家同快来看看是否自己也有同样的问题,看看是否赞同回答问题的网友的观点和了解下电源知识把~ ......
okhxyyo 电源技术
EEWORLD大学堂----物联网终端开发理论基础
物联网终端开发理论基础:https://training.eeworld.com.cn/course/27334 物联网终端开发理论基础...
桂花蒸 单片机
请教当fifo输入输出带宽不相等时应该怎样处理?
请问当fifo的输入和输出带宽不相等时,数据会无限积累,多大的fifo都会溢出,那么此时应该怎样解决这个问题呢?谢谢...
eeleader FPGA/CPLD
那位大侠有铝壳电阻的封装,跪求!
暂时确定的是RXG24-100W这个型号的电阻 有没有大侠用过这种封装 求赐教 感激不尽...
songzhiye PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2335  1224  2534  2257  2152  11  43  31  3  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved