电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB81M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 81MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB81M0000DGR概述

CMOS/TTL Output Clock Oscillator, 81MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB81M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率81 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[项目外包]征ARM TrustZone开发和系统移植的工程师
征ARM TrustZone开发和系统移植的工程师 项目外包,基于ARM TrustZone技术的内核移植和系统开发。项目目标是实现移动平台安全登录和支付的解决方案,提升敏感应用安全性,要求初步在基于ARM ......
empire9 求职招聘
分享430单片机的蜂鸣音乐通用代码库
分享430单片机的蜂鸣音乐通用代码库 285535 ...
fish001 微控制器 MCU
ISM330DLC
在littleshrim的帮助下,终于搞定了这款ST的新款MEMS传感器,现在传上来大家分享一下。里面有这款传感器的资料(全英文的),以及我东拼西凑的一个例程,希望可以帮到有用到的人。...
曹伟1993 MEMS传感器
Failed to read CPUID for Cortex device Session aborted
在向stm32下载程序的时候就出现这个问题了,不知道是什么原因是不是进入standby或sleep模式了?86945...
使者0123 stm32/stm8
提高电子系统设计自动化的一种方法
摘要:随着技术的进步,电子系统的设计对自动化程度的要求越来越高。然而将自己设计的半定制电路芯片加入到PCB板的设计中,仍是一件十分繁琐的工作。针对这一问题提出了一种解决方法,大大减 ......
maker FPGA/CPLD
有奖直播:蓝牙5.0、Thread、Zigbee、TI 15.4-Stack、多协议管理,一次给你讲明白
想要连接世界,一个协议怎么够? 连接楼宇、工厂和电网?多协议多频段才是硬道理 Thread、Zigbee、Bluetooth5.0和Sub-1 GHz,都麻溜上 这么多协议如何管理、如何运行、支持的最新产品 ......
nmg 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 982  739  722  1057  524  20  15  22  11  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved