电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB759M000DG

产品描述LVPECL Output Clock Oscillator, 759MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB759M000DG概述

LVPECL Output Clock Oscillator, 759MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB759M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率759 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
库文件也有错误?
突然出现个问题,在官网下的3.3版本的库,编译的时候出现错误,以前也用的这个模板,没有问题啊。错误如下: 在system_stm32f10x.h中 extern uint32_t SystemCoreClock; /*!< Syste ......
智能abc stm32/stm8
为何我是尘埃级别!!
为何我是尘埃级别!! 怎么升级的阿 好多东西看不了 这是要废了我吗 我也没干啥坏事 ...
刘宏志 聊聊、笑笑、闹闹
AM3354 eth1 ping丢包
测试环境:开发板(eth1)->交换机->PC机同一个网段,只用eth1,开发板和PC机互ping,开发板ping PC机没有丢包,PC机ping 开发板有丢包??? 1、开发板上用tcpdump抓包发现没收到数据包,PC端 ......
Gene_Sanchez DSP 与 ARM 处理器
探索C2000™ Launchpad™评估套件
C2000 LaunchPad基于Piccolo™ 32位 F2802x 微处理器,令开发人员、爱好者与学生得以探索最新的实时控制技术应用,例如数字光学与电源转换。该款创新、快速启动的评估套件包含了元件、仿真 ......
德州仪器_视频 微控制器 MCU
玩转新唐M0&M4--初级篇、中级篇和技巧篇-20171115更新
该文档分为:初级篇、中级篇和技巧篇。 初级篇包括开发环境安装,BSP介绍,量产工具介绍以及各个IP的初始化方法 中级篇包括USB、CAN和SmartCard,从协议到新唐IP的特点,以及寄存器的详细介绍 ......
nuvoton123 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2463  849  495  2914  2653  50  18  10  59  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved