电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CM020M000DGR

产品描述CMOS Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别振荡器   
文件大小231KB,共14页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CM020M000DGR概述

CMOS Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT PACKAGE-6

550CM020M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率12 ppm
频率稳定性20%
JESD-609代码e4
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
标称工作频率20 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(VCXO)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 to 945 MHz
and selected frequencies to
1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 8.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXOs, where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC-based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory-configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating the long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si550
关于系统时钟与Timer0应用时不一致的问题。
各位大侠,你们好,小弟有一初级问题请教一下。在我使用的教程中,在系统时钟的设定的指令为: SysCtrlRegs.PLLCR = 0xA; //150M.而在程序中引用Timer0时,程序写为: ConfigCpuTimer(&CpuTi ......
ccsea 微控制器 MCU
pdf中有道不能够整句划词的解决方法
PDF中:在编辑/首选项/一般/应用程序启动中,将“启动时启用保护模式”前面的勾去掉再重启adobe reader X :)...
upc_arm 微控制器 MCU
用Borad Cutout功能制作异形孔
在Altium Designer下制作规则的孔及封装,是件很方便的事情。但是如果你想要制作的封装拥有的是不规则的孔型。这个时候,在你对AltiumDesigner的功能了解不足够多的情况下,你可能就有点束手无 ......
okhxyyo PCB设计
今天分手了,大家谁来安慰我。。。。。
今天分手了,谈了两年半多了。。。。。大家谁来安慰我。。。。。心痛的要死。。。。。:( :(:( :( :(:(:(:( :( :( :( :( :( :( :( :( :( :( :( :(:(:(:(:( :( :(:( :(:( :(:(:( :(:( :( :(:( :(: ......
drjloveyou 聊聊、笑笑、闹闹
感谢有你+家人 @【聊聊、笑笑、闹闹】
感谢家人,让我有了坚持,忍受工作中的人和事,虽然有点负能量,但是一个好的团队,对的领导,真的很重要。 还要感谢生活,生活很美好 ...
chulingyuewei 聊聊、笑笑、闹闹
发个贴赚分..
0...
younha 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 883  858  94  1814  140  30  5  25  19  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved