电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB381M000DG

产品描述LVDS Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB381M000DG概述

LVDS Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB381M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
假如FPGA和单片机组合制作在一块电路板上,你会怎么选?
在电子设计竞赛中,如果因做题需要 用到FPGA和单片机,你的最佳组合是?理由是什么? 例如:EP2C8Q208C8+STC12C5A60S2 单片机用来做按键和液晶显示,FPGA用来做数字集成电路,可以简化系统。...
Leo417love FPGA/CPLD
工程师如何应对“工程知识半衰期”?
有一次,我上网搜寻一些培训资料,偶然地浏览了一个网站,其声称工程知识的半衰期为两年左右。这也就意味着,作为一个工程师,我至今所掌握的知识中有一半会在两年内就过时。而到10年之后,这些 ......
凯哥 工作这点儿事
我没有相关方面的知识,但是对plc很感兴趣,怎么学习呢?
我没有相关电气方面的知识,但是对PLC很感兴趣,我作为一点都不懂的菜鸟,该如何学起啊?各位老师们望指点指点我,让我少走弯路。。。拜托啦。。拜托啦~~~...
cjrvu Microchip MCU
ADI公司超声无损检测解决方案
ADI公司超声无损检测解决方案 应用简介 无损检测(NDT)是科学研究和工业领域使用的分析技术,类型广泛,用以在不损害或永久改变材料、组件、系统的前提下评估其属性。这是一种非常有用的技术 ......
dontium ADI 工业技术
电子信息工程专业的大学生对编程感兴趣,该往哪方面发展?
我是厦门大学电子信息工程专业的大二学生.大家可能都知道,我这专业是偏向硬件的.我们也开课学过C语言,JAVA,正在学汇编.在学习的过程中,我发现我在软件(编程)这方面的能力比同专业的其他同学 ......
wcs 嵌入式系统
请帮忙看一下,附图中方框部分是一个什么电路
请帮忙看一下,附图中方框部分是一个什么电路,它的功能是什么? 618434 ...
一沙一世 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1581  600  5  2605  2221  15  16  41  55  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved