电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AD639M167BGR

产品描述LVPECL Output Clock Oscillator, 639.167MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550AD639M167BGR概述

LVPECL Output Clock Oscillator, 639.167MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550AD639M167BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率639.167 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
我想DIY一个电子房价牌,求帮忙?
学习了郭天祥的51单片机,晕头了。 我只想做一个固定显示的房价牌,上面是万年历的那种,自己想焊可是无奈水平还不行,有没有朋友能告诉我,需要买什么材料,焊接流程的呢,因为这类房价牌网上 ......
wcl200108 单片机
扒一扒大家平时都用什么快递!
今天抽出点时间收拾了下抽屉,在里面居然发现了这个大半年以来攒下的快递单子。具体时间从去年的11月份吧,我开始赞快递单子的,之前还真的没有在意,寄完就一扔。客户有时候和我要单号,很尴尬 ......
RF-刘海石 聊聊、笑笑、闹闹
can模块发送数据的问题,TA一直不置位。
最近在学习c2000的can模块,使用的板子是2808,使用usbcan进行can和pc之间的通信,利用pc发can收已经调通,但是让dsp循环发送数据的时候PC端一直接收不到对应的数据,显示错误,程序一直停留在w ......
wangcen 微控制器 MCU
通过H2F对DDR的读取,求指导
用的是cyclonev soc这块板子,系统已经搭建好了,目前想完成的测试时我在HPS断对FPGA的DDR3进行读取,按照官网给的VIP_demo的例子,已经完成了基本的配置和地址映射,也得到了DDR3的虚拟地址 h2 ......
lixinyang0208 FPGA/CPLD
电阻知识
导电体对电流的阻碍作用称着电阻,用符号R表示,单位为欧姆、千欧、兆欧,分别用Ω、kΩ、MΩ表示。 一、电阻的型号命名方法: 国产电阻器的型号由四部分组成(不适用敏感电阻) 第一部分 ......
fighting 模拟电子
关于NV_INIT与NV_RESTORE的问题
请问各位,只编译NV_RESTORE这一选项与只编译NV_INIT这一选项以及与同时编译NV_INIT和NV_RESTORE这两个选项,这三种编译方式所产生的结果有什么区别吗?希望能得到各位的解答,谢谢 ...
kelaosi 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2131  2216  2484  2699  150  8  19  52  36  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved