电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB231M000DG

产品描述LVDS Output Clock Oscillator, 231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB231M000DG概述

LVDS Output Clock Oscillator, 231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB231M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率231 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
建议学电子的都看一下这本书---发明者电子设计宝典
内容简介: 书的目的在于解释电子学中很多经常被误解的或者是很少提及的概念,例如电容中的电流位移,怎样看待光学放大器,光子产生的方式,什么是阻抗匹配等诸如此类的问题。当前很多电子学书籍 ......
tiankai001 单片机
FPGA电子课件
本帖最后由 青城山下 于 2014-10-6 20:18 编辑 FPGA电子课件 ...
青城山下 FPGA/CPLD
底层开发程序
有一设备地址:60.214.117.229 开放端口:10001 该设备遵循DL/T-645协议。 请用C++写一段小程序读取它的数据。...
mr.luoli 嵌入式系统
外资公司深圳代表处直聘
招聘职位:1〉WinCE GUI 工程师   岗位职责: 嵌入式Wince上层/GUI软件开发,嵌入式WinCE应用软件开发 职位要求:             1、一年以上WinCE 开发 ......
damafeng 嵌入式系统
知名外企(北京)招聘手机基带工程师,手机电路工程师
招聘手机Baseband Engineer & Electrical Engineer(北京) 职位要求: 1. 本科及以上学历背景 2. 具有三年以上手机基带,电路设计工作经验 3. 英语读写能力强。 有意者请与我联系: ......
zzqxieli 嵌入式系统
求TI IC 技术支持
现在在做一款 车充 因客户要求 输出电流较大 要求5V/4A 用的是TI 的IC LMR14050 PCB大小 28*16*1.6MM 现在放到车充外壳中(5V/4A老化)不到20分钟就保护(温度过高) ......
fangfang120 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 855  2560  1605  2387  372  56  41  25  53  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved