电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC453M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 453MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC453M000DGR概述

CMOS/TTL Output Clock Oscillator, 453MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC453M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率453 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电源飞线为何在...之后还存在
用DXP在Midlayer1 铺上一块 +3.3V电源层,但在该区域有两个网络+3.3V过孔之间仍有飞线,其他没有,这是神马情况?软件问题还是设置?我检查了与这两过孔的导线网络及连接没问题,求大侠帮助!! ......
dirty PCB设计
ACTEL FPGA 资料
一些关于FPGA的资料例程打包, ACTEL的为主 ...
aqua2013 FPGA/CPLD
【TI荐课】#赋予旧的电机新的技巧#
//training.eeworld.com.cn/TI/show/course/3912...
landeng1986 TI技术论坛
开关电源
输入电压UI可调范围:3.6~6V;输出电压UO:12±0.3V(UI=5V、IO=1A);最大输出电流IOmax:1A;在这些条件下,做一个Boost升压电路,但是不知道怎么计算电感值,和一些参数? ...
TWWT 电源技术
如何计算负载转矩
各位高手我想请教一下如何计算负载转矩: 我现在的负载是一盘钢丝,空盘重量是70公斤,盘内径为0.4米,满盘重量是624公斤,盘外径为0.8米,现在线速度为55米/分钟,从0加速到55米的时间是25秒,请问盘 ......
eeleader 工业自动化与控制
【轻松一下】“大方”的老婆
  晚上刚吃过饭,老婆正在厨房里洗碗,忽然门铃响了。我打开门,一个漂亮的女孩站在门口,大大的眼睛、高高的鼻梁。她笑盈盈地对我说:“我是医药公司的销售员,可以进来吗?”我当时一怔,这 ......
jigui001 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 967  2790  633  1570  1957  45  8  34  41  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved