电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC59M0000DGR

产品描述LVDS Output Clock Oscillator, 59MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC59M0000DGR概述

LVDS Output Clock Oscillator, 59MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC59M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率59 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【机智云Gokit3测评】+ AirLink配置入网(Arduino)
我们都知道,不联网的项目,在现如今智能家居行业里,往往已经不存在了,所以我们首先要对开发板进行配网。 具体流程如下 创建新产品 填写相关类型,可以根据自己的需求随便填 ......
跋扈洋 国产芯片交流
自动控制窗帘
本帖最后由 jameswangsynnex 于 2015-3-3 20:01 编辑 自动启闭窗帘控制器该控制器能自动识别房间的亮度,使窗帘的开、闭控制在自然光的最佳亮、暗范围内。 图1中,光敏电阻RD和时基电路5G1555 ......
单片机 消费电子
DLP
以前,早有想法做微型投影了,只不过没有成熟的可行的解决方案,现在看了这个视频,有一点小冲动。电子行业发展太快了!...
736217079 TI技术论坛
秀一下芯币竞价收到的一本书吧
活动地址:https://bbs.eeworld.com.cn/thread-433586-1-1.html 竞得的是A《Objective-C基础教程》 知道不是最新版的,还是竞来看看 谢谢EEWORLD,谢谢捐书的网友 147217 ......
wangfuchong 聊聊、笑笑、闹闹
周计划+三彩LED摇一摇音乐灯
我的周计划+三彩LED摇一摇音乐灯 瑞萨DIY 127386 本帖最后由 mxj1005071012 于 2013-9-3 14:55 编辑 ]...
mxj1005071012 瑞萨MCU/MPU
ddk 编译问题。
使用ddk 2000编译 XP系统下的驱动文件出现以下错误信息: E:\DriverWork\test>build BUILD: Object root set to: ==> objchk BUILD: /i switch ignored BUILD: Compile and Link for i386 ......
mya2 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1398  1433  2237  2243  367  16  46  48  10  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved