电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA20M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HA20M0000DG概述

CMOS/TTL Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA20M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率20 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
应该使用线性充电器还是开关充电器?
线性充电器和开关充电器广泛应用于多种应用:助听器、智能手表、传感器节点、手机、笔记本电脑...数不胜数!每当使用可充电电池时,都需要一个充电器。然而,考虑到可用的不同充电拓扑相 ......
qwqwqw2088 模拟与混合信号
protel 99se 请教
问题1.我这个图里面有一些标识,如PA7、PA6等等这些,日靠总线接出去(进来)的,在图里只是一些节点,节点过后才是实物,应该用什么在图里表示出来?用电源端口表示行吗?有一个相当于37针接口 ......
lili0523 PCB设计
请问,关于MPLAB 编译失败的问题
用MPLAB 编译程序时,不报错,仅仅说编译失败。下面就是MPLAB 编译时给编译失败的说明 Clean: Deleting intermediary and output files. Clean: Deleted file "C:\SPItest\2430-PIC\SPIRecApp ......
meja 嵌入式系统
MSP430F149的编程
请问谁有这个相似的程序 利用MSP430F149实现一个波形输出,其输入可以设置。譬如,当输入为000、001、010、011、100或者其他时,输出不同的波形。求类似的程序,非常感谢大家啊...
714379286@qq.co 微控制器 MCU
小于30岁的技术人员目前应该关注
除技术要不停进步外,还有关注市场,关注技术的附加值。要不停思考,技术的本质,30岁后我还能用该技术生活吗。要积累人脉...
eeleader 工作这点儿事
需要一个万能电桥的设计..网上貌似都找不到啊..
RT:( :( :( 要得很急.到这个周五.我觉得自己是设计不出来了...
astwyg 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2644  1140  718  1961  2664  4  38  28  5  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved