电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB1231M00DGR

产品描述LVDS Output Clock Oscillator, 1231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB1231M00DGR概述

LVDS Output Clock Oscillator, 1231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB1231M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1231 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晶体管高频等效电路里的一个问题
为什么在晶体管高频等效电路里面经过rb'e的电流是Ib,不是应该是Ie吗?哪位大神来回答一下,谢谢大家啊 ...
msddw 模拟电子
cc2540/cc2541是否能很好的支持ble5.0
cc2540/cc2541是否能很好的支持ble5.0 ...
mmmario 无线连接
又收到了论坛的礼物
本帖最后由 lonerzf 于 2014-2-22 17:52 编辑 这回是ADI的笔记本。论坛真是太有爱了。:) 封面是蓝色的。 142575 然后打开了以后前几也是这样的。很实用啊,就是再多一些就更好了。嘿 ......
lonerzf 聊聊、笑笑、闹闹
ICD3烧写器
我在使用MPLAB ICD3烧写器向dsPIC33EP64MC504的芯片中烧写程序时,出现了图片所示的错误提示 110327 根据错误代码,我修改了相关端口还是不行。不知道有没有哪位朋友遇到过此种或类似情况。我 ......
sadkill Microchip MCU
帧头搜索定位,容错的程序
module test11(clk,din,reset,dout); input clk,reset; //时钟/复位 input din; //输入数据 output dout; reg locate_47; //锁定47的位置 regnum; //搜索阶 ......
eeleader FPGA/CPLD
高速无缓冲ADC的反冲
高速无缓冲ADC的反冲 如今,高速模数转换器(ADC)的种类和供应商众多,要选择一 款合适的产品可能并非易事。当您缩小搜索范围后,最终的抉 择往往是选取缓冲型还是无缓冲型(开关电容)转 ......
dontium ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 514  2752  621  817  617  29  47  34  30  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved