电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB150M000DG

产品描述LVPECL Output Clock Oscillator, 150MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB150M000DG概述

LVPECL Output Clock Oscillator, 150MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB150M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率150 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这家工厂将100%使用可再生能源!
最干净的工厂! 近日,沙特基础工业公司(SABIC)签署重大协议,计划将其位于西班牙卡塔赫纳的聚碳酸酯工厂打造为全球首座完全依靠可再生能源实现运转的大型化工生产基地。 基于 ......
soso 电源技术
中国半导体照明忧中有喜
中国半导体照明忧中有喜   作为中国战略性新兴产业、节能减排支柱产业的半导体照明产业,目前的处境可谓举步维艰。作为业内人士十分关心,尽管如此还是有两条好消息报告大家,增加一点正能量 ......
ahylkj 模拟与混合信号
正比例放大电路,正相输入引脚悬空的疑问
如图所示,当正向输入引脚悬空(即不接V1)时, A处的地电压为7.721V,这个高电压是从哪里来的呢,因为我的系统也没这么高的电压。 NOTE: 我在实际的电路中,当不接入V1时,A处有一个1.6V左右 ......
xiaxingxing 模拟电子
MuRata ADS 元器件模型库
感谢无私地奉献!...
lnbpzzx 下载中心专版
wince 6.0把EXFAT变成TFAT??
目前,我的WINCE 6.0系统,是不是TFAT比EXFAT更安全??? NandFlash格式化成EXFAT,我想把格式成TFat,不知道如何修改。...
hqs138641 嵌入式系统
AWR1243 RF Powered-up射频使能失败(Dev mode)的处理
1、RF Powered-up射频使能失败(Dev mode) : 454895 原因:烧录到AWR1243的固件文件加载错误 解决办法:正确的固件程序文件路径: 454896 DFP安装文件中也有以下路径的固件版 ......
Jacktang 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1981  2117  1216  659  2404  4  51  47  43  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved