电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB660M000BGR

产品描述LVPECL Output Clock Oscillator, 660MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB660M000BGR概述

LVPECL Output Clock Oscillator, 660MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB660M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率660 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
脑洞:省一万倍电的被动Wi-Fi
看到这个消息,主要是被图震撼了! Wi-Fi大法好,然而它也是耗电大杀器。近日,美国计算机科学家和工程师成功降低了Wi-Fi传输过程中的耗电量,比传统方式要省一万倍,比蓝牙传输要省一千倍。 ......
绿茶 无线连接
如何下载彩铃?
已经通过12530开通彩铃业务的客户,可以通过以下两种方式完成彩铃的下载:电脑下载:请访问http://www.12530.com,并使用手机账号登录进入彩铃系统,通过搜索、试听可供下载的彩铃内容及相关信 ......
bob 无线连接
lm3s811刚拿到手,不知道从和下手,麻烦大侠们帮帮忙
刚拿到的板,不晓得从何学起,求解...
leyond15 微控制器 MCU
这个电路怎么分析
250569 书上是这样说的:mucisp控制DTR输出低电平,则DTR_N输出高电平,然后RTS置高,则RTS_N输出低,这样Q3就导通了,BOOT0被拉高。 我的问题是:1:怎么判断Q3是导通的? ......
electrics stm32/stm8
【菜鸟FPGA学习帖】第一帖 软件的下载与安装
【菜鸟FPGA学习帖】第一帖 软件的下载与安装 (1)下载坛子里版主在百度盘里上传了11.1的相关软件,建议大家采用百度盘的客户端下载,8M宽带迅雷都没资源,用百度客户端900K/s以上速度 (2) ......
常见泽1 FPGA/CPLD
四名程序员的不同经历
[前言:]软件业在国内热了起来,程序员也抢手了,程序员高额的薪水吸引了越来越多的人加入程序员行列。程序员的经历也是很多准程序员们急于想知道的,本文特选了四个具有代表性、取得了一定 ......
fighting 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2808  272  977  2779  1338  51  1  55  52  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved