电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA1346M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA1346M00DGR概述

CMOS/TTL Output Clock Oscillator, 1346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA1346M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1346 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
祝大家2011元旦快乐,论坛越办越红火
新的一年了,祝大家元旦快乐,论坛越办越红火...
fengzhang2002 聊聊、笑笑、闹闹
IAR怎么老出这种幺蛾子呢
u16 i = 0,j = 923; i = j & 1; 结果 i = 0; 这是个神马情况? ...
eeacc stm32/stm8
紧急求助,PXA270 COre电压问题
我们的板子目前上的CPU是pxa270 312Mhz的,理论上Core电压所需是1.25V,但是由于采购疏忽,PMIC的默认core电压是1.4V,硬件此次没有连出PMIC的I2C引脚,所以无法更改core电压,请问在312M的CPU ......
oranland 嵌入式系统
请问一下用于追踪日光要用哪种元件好?
如题,小弟准备做一个与追踪日光有关的作品,不知要选择光电池还是光敏电阻,抑或光电二(三)极管,请各位知道的不吝赐教,跟我说一下他们之间的主要用途以及区别、价格等,详细一点,不过声明 ......
wwh_nuaa 嵌入式系统
【STM32F7英雄联盟大赛】多功能测试仪器---五位半万用表硬件设计(一)
作为电子DIY爱好者,要打开电子技术的窗,进入那个神奇的世界,除了一颗充满热情的执着的心,还需要各种物质条件,各种仪器是少不了的,比如说万用表、示波器、信号发生器、LCR数字电桥 ......
jackfrost stm32/stm8
EasyARM2131开发板原理图
本帖最后由 paulhyde 于 2014-9-15 09:34 编辑 EasyARM2131开发板原理图 ...
miaorui2008 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1980  2003  962  2282  2213  31  26  11  22  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved