电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC633M000DGR

产品描述LVDS Output Clock Oscillator, 633MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC633M000DGR概述

LVDS Output Clock Oscillator, 633MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC633M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率633 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
中午看了篇文章,满满感动:我的儿子死于1994,但是他的心脏停在2017
一场惊心动魄的枪击案1994年9月29日深夜,南意大利。Green一家正在公路上惬意的行驶,Reg Smith和Maggie Smith两口子坐在前面,他俩的一双儿女Nicholas和Eleanor正在后座平静地沉睡。这是一次普 ......
bootloader 聊聊、笑笑、闹闹
各位大神求助
fpga AS下载成功重新上电后conf_done脚一直为低电平 不能正常工作,是什么问题,求帮助啊...
xihuayanglin FPGA/CPLD
看RTL视图的一点小总结
RTL视图观察 59998 Quartus 减法器的原 1’h1是常数,quaruts的RTL中都是将常数图灰。B后面的圈是取反。减法器的原理是把A、B后面扩展一位,置位1,也就是A、B原来是16位的,但在后面的加法 ......
shinexqq FPGA/CPLD
Google earth在国内能用么?
Google earth在国内能用么?我这和Google earth相关的网站都打不开呀 好像以前就装过一次,好像没用起来。不想装了再卸载,所以问问...
wangfuchong 聊聊、笑笑、闹闹
电子竞赛报告格式
本帖最后由 paulhyde 于 2014-9-15 09:19 编辑 电子竞赛报告格式 ...
liuliu1116 电子竞赛
功率变换器设计
本帖最后由 wolfcan 于 2016-3-31 21:39 编辑 实验室有2块开关磁阻发电机的功率变换器(有光耦隔离 A4504),mos管作为开关器件,属于非对称半桥结构,用IR2102做的mos管驱动,但是上边的mos ......
wolfcan PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1557  2223  2643  849  954  15  57  18  20  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved