电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC663M000DG

产品描述LVDS Output Clock Oscillator, 663MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NC663M000DG概述

LVDS Output Clock Oscillator, 663MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC663M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率663 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新手,关于ActiveSync的问题
各位大牛,我昨天拿到S3C2410开发板,刚刚把让它跑起了WINCE,但是就是不能通过ActiveSync和PC连接,显示串口、USB都可用(两者之间通过USB连接,驱动已经装完),这是为什么?已经试了ActiveSy ......
torresgerrard 嵌入式系统
wince下的cab安装问题!
我将开发好的程序打包成CAB,想安装到wince下,无奈我的系统没有液晶,没有操作界面! 想写个代码直接将程序安装上去,苦查了几天的资料,一无所获,希望大家提供一点帮助! 感激不尽! ......
10317E 嵌入式系统
TQ210实现上网功能
tq210板载的网络芯片是dm9000,uboot里面正好也有dm9000的驱动,直接调用即可,下面详细道来。 更改u-boot-2014.04\board\samsung\smdkv210\smdkv210.c 把static void smc9115_pre_init(voi ......
star_66666 ARM技术
三星S3C2440参考设计!
三星S3C2440参考设计!...
tonytong 单片机
【德州仪器白皮书下载】如何选择数字电源集成电路 (IC)
随着工程师们对数字电源这项技术及其优势的熟知,各式各样的数字电源的发展势头日益强劲。电源系统和电源设计人员已经意识到,部署数字电源并不是对现有技术进行革命性转变的全新设计。由于 ......
德州仪器 模拟与混合信号
步进电机控制的追日装置
求助各位大神,我需要做一个追日装置,并不需要非常精确,只希望其能够在日出时间(这个我已算好)从初始位置开始,暂时只需要经度一个方向的,每四分钟转一度,现在思绪有点乱,不知道从哪里下 ......
独狼出海 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 528  1318  1724  578  2645  52  2  35  31  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved