电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB1235M00DGR

产品描述LVDS Output Clock Oscillator, 1235MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB1235M00DGR概述

LVDS Output Clock Oscillator, 1235MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB1235M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1235 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
「ADI模拟大学堂」视频分享帖
由于之前在论坛中和大家分享了ADI模拟大学堂的资料,可能仅仅有资料还不够,需要去听听讲解人是如何讲解的,本次一些视频的形式与大家分享,希望大家能够有所收获。 下载资料的链接 「ADI模拟 ......
chen8710 ADI 工业技术
EEWORLD大学堂----2018 PSDS 研讨会系列 - (5) 直流直流转换器常见错误及解决方案
2018 PSDS 研讨会系列 - (5) 直流直流转换器常见错误及解决方案:https://training.eeworld.com.cn/course/4474...
hi5 电源技术
有源与无源滤波器怎么来权衡呀
我们常常在用滤波器,我想问问大侠们,有源和无源什么时候用哪一个?这二者在应用上有什么区别呀?...
零下12度半 模拟电子
485 现场总线施工的实际问题和解决办法(2)
2、终端电阻法:在最后一台485设备的485+和485-上并接120欧姆的终端电阻来改善通讯质量。 3、中间分段断开法:通过从中间断开来检查是否设备负载过多、通讯距离过长、某台设备对整个通讯 ......
绿草 工业自动化与控制
【求助】怎么将路由协议嵌入到CE的协议栈
rt 请各位前辈向晚辈提供一个 将路由协议嵌入CE的解决方案。 晚辈刚刚接到这样一项工作。从来没有接触过。 想问一下各位前辈,需要学那些东西,做什么准备。 实现的 整个流程大体 ......
weiyingwu 嵌入式系统
【旧帖浮沉 之三】自定义u8,uint8_t?
很意外,上一个帖子,其实我浏览完它的内容,发现它表达的内容多且乱,与我上一个帖子想起来的东西关系不太大。 不过,不要紧,引出话题而已,然而,这个帖子,说来也挺好玩。 它的标题是 ......
辛昕 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2787  633  2521  2075  1158  25  16  44  30  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved