电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA278M000DG

产品描述LVDS Output Clock Oscillator, 278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FA278M000DG概述

LVDS Output Clock Oscillator, 278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA278M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率278 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
吉林大学成功研制“喷水无墨打印”原始创新技术
新华网长春2月10日电(记者孙阳)记者10日从吉林大学化学学院获悉,该院一项“喷水无墨打印”(water-jet printing)的相关研究成果,日前在英国《自然》杂志的通讯网刊《自然通讯》上发表, ......
lopopo 创意市集
低功耗模式的设置
本帖最后由 paulhyde 于 2014-9-15 04:09 编辑 先前的帖有问题,在程序的主函数里面有循环体,可以进入低功耗模式,但是进入低功耗模式那句话的放入到循环体里面去,在中断函数里面要记得退出 ......
lpmrzx 电子竞赛
我的上海朋友劝我不要去世博
在世博强大的宣传攻势之下,我有些动心,想带女儿去开开眼,于是就问一个上海的朋友。他的回答是“一个很烂的庙会,没啥意思”。我当时有点儿想笑,他是第一个将世博比作庙会的人,想想那些庙会 ......
向农 聊聊、笑笑、闹闹
关于双工通信
本帖最后由 paulhyde 于 2014-9-15 08:53 编辑 有哪位朋友双工通信比较有经验的,求指导,打算发送和接收共用一副天线,应该怎样设计电路? ...
离落shuling 电子竞赛
电子基础知识:什么是DSP及DSP技术详解
数字信号处理(DigitalSignalProcessing,简称DSP)一门涉及许多学科而又广泛应用于许多领域的新兴学科。 20世纪60年代以来,随着计算机和信息技术的飞速发展,数字信号处理技术应运而生并得到 ......
jioeio DSP 与 ARM 处理器
AT91SAM9261 EK板原理图(atmel)
外国网站下载...
lusongbo DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2517  183  2912  2371  2148  17  39  27  16  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved