电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC1337M00DG

产品描述LVDS Output Clock Oscillator, 1337MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SC1337M00DG概述

LVDS Output Clock Oscillator, 1337MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC1337M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1337 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
竞赛论文模板
本帖最后由 paulhyde 于 2014-9-15 03:34 编辑 竞赛论文格式模板 ...
jiayu7887987 电子竞赛
zxld1350
zxld1350芯片做1W LED驱动,带四个LED,用PWM调剂电压0--5V,当1350的输入电压超过16V时,LED灯会闪烁,而且恒流远远不到350毫安!而芯片提供的参数是可以到30V,缘何?电路接法和芯片提供的接 ......
born 嵌入式系统
情景模式
在window mobile中任务栏中的情景模式(声音打开,关闭,振动),则么去控制它们,我在注册表中改变相应的值,但任务栏上的图标却没有改变。为什么?有谁知道的?请提供一些帮助吧?谢谢了。...
peng_hui 嵌入式系统
快充诱骗器应该怎么测评?
本帖最后由 wangerxian 于 2022-6-6 14:08 编辑 几天前看到论坛发布了一款测评,是一款沁恒CH224EVT评估板【https://bbs.eeworld.com.cn/elecplay/content/218】。我对此详细了解了一下,这 ......
buildele 电源技术
pcb中多条电源走线的方案
我现在画的是四层板,有三组的电源要布线,分别是+15v,-15v,5v,该把他们放在一层还是不同层? 它们要同时分别给32路电路供电,大家有什么经验可以分享下呢?...
仁者无敌528 PCB设计
AX5051无线模块与SI4432模块及芯片对比
单从AX5051与SI4432以下芯片基本参数对比分析(见图片),实际用两个芯片把模块RF参数调到芯片差不多,需要在硬件的匹配方面都要做精细的调节;另外,传输距离还与数据率、天线及使用环境的关系 ......
rock_chu 无线连接

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2731  2339  1393  599  1417  55  48  29  13  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved