电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC285M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 285MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC285M000DGR概述

CMOS/TTL Output Clock Oscillator, 285MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC285M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率285 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【NUCLEO-L552ZE测评】+开箱和点灯
一、开箱 终于收到测评板了,第一次测评,有不到位的地方请谅解,不多说,先上图 517319 正面外包装 517320 反面外包装 第一次拿到原厂的板子,激 ......
eew_RZBDDH stm32/stm8
PWM触发AD采样,转换时间太长了
本帖最后由 felly77 于 2015-5-17 16:38 编辑 用的28335,,CCS5.5。一、用PWM触发ADC采样,ADC用的查询方式,没有开AD中断。在PWM计数到达峰值的时候启动ADC,PWM中断是在计数到0的时候产生 ......
felly77 微控制器 MCU
提问+掌握了zigbee的哪些知识点后算是入门了呢?
如题,很想知道掌握了zigbee的哪些知识才算是入门? ...
gaoyang9992006 无线连接
越卖力干的越少
  有一个工人在一个伐木厂找到了一份不错的工作。他决定认真做好这份工作,好好表现。上班第一天,老板给了他一把斧子,让他到人工种植林里去砍树,这个工人卖力地干了起来。一天时间,他不停 ......
ESD技术咨询 工作这点儿事
sleep函数是如何实现的?
是这样的,俺的2440的应用程序调用这个sleep函数,非常不准确。sleep(500)的效果相与sleep(100)的效果,也就是说这个时间变快了。但是另外一5.0 BSP却正常,我看了一下帮助,没有讲这个函 ......
qingyin 嵌入式系统
MSP430G2553+内部AD测温+数码管显示
一个很简洁的测温方式,直接将数码管夹在芯片引脚上。附上程序,有点乱 ...
xiongpb 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1918  7  2321  1641  2323  42  50  17  49  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved