电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA1272M00DGR

产品描述LVPECL Output Clock Oscillator, 1272MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RA1272M00DGR概述

LVPECL Output Clock Oscillator, 1272MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA1272M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1272 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
信念是一粒种子---献给所有的工控人
很久以前,为了开辟新的街道,伦敦拆除了许多陈旧的楼房。然而新路却久久没有开工,旧楼房的地基在那里,任凭日晒雨淋。       有一天,一群自然科学家来到了这里,他们发现,在这一片多 ......
wdxyx 工业自动化与控制
DSP和PC机的异步串行通信设计
DSP和PC机的异步串行通信设计 276259 ...
灞波儿奔 DSP 与 ARM 处理器
LTC2325-16采样问题
这是我抓取的LTC2325-16的信号,A路和B路没接,C路接了一个60khz的2V正弦波(接到了IN3+,IN3负和信号发生器共地),D路接了一个550Khz的500mv正弦波(接法与C路相同), 数据看着是有了,但 ......
xkl5599 FPGA/CPLD
救命啊!求教!单片机控制电调电机
本帖最后由 paulhyde 于 2014-9-15 03:06 编辑 新西达A2212KV930电机 好盈天行者20A电调 我用的是这种电机和电调,PWM周期为20ms,先是1ms启动,过了数秒,然后开始慢慢升到2ms,但是电 ......
guolei_bright 电子竞赛
DWDM系统光发射机温度控制电路的优化设计
摘 要: 本文提出了一种在激光发射机温度控制电路中提高控制精度、降低功耗、增加集成度的有效方法,给出了波长的热电温度控制原理及测试结果。...
fighting 工业自动化与控制
wince5.0的sd驱动
我用的是广嵌的5.0 bsp,想要修改支持4G以上SD卡驱动,2410的板子,中断是18和21 始终没弄好,谁弄过指点一下菜鸟啊, 现在的问题是看不到sdhc_sc2410.dll,静态中断关联可能不对,这个到底怎 ......
ip602 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2088  1016  260  2041  2056  35  29  24  55  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved