电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC176M000DGR

产品描述LVDS Output Clock Oscillator, 176MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BC176M000DGR概述

LVDS Output Clock Oscillator, 176MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC176M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率176 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新加入的
新加入的,积分怎么赚。要下载个软件 ...
sxlfzjh 为我们提建议&公告
请教达人tlv2382该如何使用
想做个信号放大电路,2级放大的那种,用tlv2382,不知有人用过这个没?...
feefee1987 模拟与混合信号
这个程序的数据传送电路图怎么样设计
ORG 0000H AJMP MAIN MAIN: MOV R6,#16 ;数据个数 MOV R0,#40H ;设置数据首地址 TRANDATA1: ;将40~4FH 数 ......
weiqh 嵌入式系统
这个波形怎么产生
小弟初学verilog,最近遇到一题,输入input信号为50KHz,占空比80%,要在input的每个上升沿产生一个2us的高电平,信号output如下图,该怎么产生呢,看起来挺简单的,就是不知怎么下手,请高 ......
zhgshi FPGA/CPLD
有没有人使用EBOX开发WinCE?
有没有人使用EBOX开发WinCE? 有没有人具体用过EBOX的机子,现在想找个EBOX-2300或是其他的EBOX系列机子玩X86结构的WinCE 6.0的开发,希望大家给点建议:EBOX系列的用在啥行业,与ARM的有竞争 ......
cjc14159 嵌入式系统
msp430怎么用硬件spi读取字库
下面是io模拟spi的程序,如果用硬件spi要怎么实现?那位大神给我讲解一下 #define ROMIN_1 P1OUT|=BIT2 /*字库IC接口定义:Rom_IN就是字库IC的SI*/ #define ROMIN_0 P1OUT&=~BIT2 #define ROM ......
两日游 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 286  2717  481  2485  127  21  46  27  14  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved