电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB152M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 152MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DB152M000DGR概述

CMOS/TTL Output Clock Oscillator, 152MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB152M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率152 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
修改的USB虚拟串口程序,只给PC发数据,如何提高速度?
我的程序只修改了,keil例子中USB虚拟串口程序的main()函数,请问怎么才能获得100k/s以上的速度啊?我的只有10k左右。 CDC类的极限速度是多少啊? keil是3.5版本的,例子中的缓冲区 ......
shily stm32/stm8
全景高清录像机在哪些领域使用?
全景高清录像机在哪些领域使用? 全景高清录像机,支持至少将4路高清摄像头采集的视频以及匹配的音频录制为一个视频文件,以多画面画中画的方式在屏幕展现出来。拷贝到移动硬盘在电脑播放的 ......
andy_qiu 消费电子
STM32F030写保护
STM32F030被写保护,现在工具都不能连接,有啥办法呢,试过用串口烧写,也是不行的....
dsc78 stm32/stm8
提问+时钟源与时钟信号
时钟信号: ACLK, MCLK, SMCLK 时钟源:XT1CLK, VLOCLK,REFOCLK, DCOCLK, DCOCLKDIV, or XT2CLK 请问这里的时钟源与时钟信号是什么关系? 本人新手,请高手指教一下,谢谢...
eeliu 微控制器 MCU
请教mpu6050内置的DMP如何配置
在网上找了很多DMP代码移植到自己开发板上,无论如何也读不出数据,请问如何配置DMP? ...
beian10 传感器
请问哪位有用FPGA实现FFT的资料
请问哪位大哥有用FPGA实现FFT的详细点的资料?看到的资料太粗了,实在是不知道咋搞了,先谢过了!!!!:)...
open82977352 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1918  233  502  2191  1450  20  38  39  14  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved