电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB873M000DGR

产品描述LVPECL Output Clock Oscillator, 873MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB873M000DGR概述

LVPECL Output Clock Oscillator, 873MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB873M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率873 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
模拟电路故障诊断
本帖最后由 qwqwqw2088 于 2021-11-1 08:18 编辑 模拟电路故障诊断是一项十分复杂的工作。本书阐释了模拟电路故障诊断的常用方法,系统对大家有所帮助。 电路故障诊断历来是一个十分重 ......
qwqwqw2088 电源技术
大家帮我看看这个东西用CPLD可以搞定吗?
图中的B是ADC采样的芯片,采样速率是500K,每个采样值是16比特的,ADC的接口是三线SPI接口。一共有10路ADC,将10路ADC的采样数据在CPLD中合并中一路传输给DSP,可能需要在cpld做一个FIFO。DSP通 ......
dsp_comm FPGA/CPLD
电机电流采样
【不懂就问】 这是最近接触的一个关于电机驱动器的部分电路图自己不明白的是 【1】图中的输出是电源板过来的其中一相的电流,那么图中上部和下部的几个0R的电阻作用是什么?以及和上部三个0R ......
shaorc 综合技术交流
FPGA向DSP传输数据用DSP的EMIF口好还是HPI口好?
AD采集的数据传到FPGA,然后FPGA再传输给DSP(TMS320C6416T),需要传输的数据速率为 12MByte/s。DSP板一块合众达的开发板,板上EMIF口和HPI口都扩展出来了,请问用哪个口传输数据开发起来更简单 ......
dsp_comm FPGA/CPLD
固态继电器在伺服电机中的应用
介绍了固态继电器的基本原理及其在在伺服电机中的应用...
frozenviolet 工业自动化与控制
本人从事多年工控行业软件开发,现在找兼职做工控软件开发,有意请QQ:122016118
本人从事多年工控行业软件开发,现在找兼职做工控软件开发,有意请QQ:122016118...
michaeljaung 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1704  99  1206  491  682  39  18  6  47  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved