电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC144M000DGR

产品描述LVPECL Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EC144M000DGR概述

LVPECL Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC144M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率144 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒WEBENCH设计的过程+多时钟系统设计
该系统需要3种时钟,36M时钟作为MCU时钟源;25M时钟驱动以太网芯片;10M时钟作为无线收发器模块的时钟源。设计流程如下: 1、打开WEBENCH,设计参数,如图: 168185 2、单击上面的绿色按钮, ......
armcu 模拟与混合信号
求大神看看解释一下这个程序
这个是ds1337时钟芯片的程序, 有没有用到中断(是不是每秒钟rtc向430发送一次中断??) 怎么初始化时间 怎么使用? c文件: #include "Main_Proc.h" /*----------------------- ......
scutdianxin 微控制器 MCU
突发奇想
原来提交方案的时候曾经提到过光控功能,可惜后来因为比较忙,就偷懒给省略掉了。今天在看以前画的电路图时突发奇想,画了个光控部分的草图。因为今天比较晚了,所以先传上原理图,改日再对其原 ......
柳叶舟 DIY/开源硬件专区
下面这个电源的拓扑属于什么?
下面这个电源的拓扑属于什么?正激? ...
elvike 电源技术
请大家帮忙推荐一下,开发atmega48用哪种环境比较好?
请大家帮忙推荐一下,开发atmega48用哪种环境比较好?谢谢大家了!...
chenky Microchip MCU
提供一段简单的流水线算法(HDL)程序供大家参考。
此内容由EEWORLD论坛网友yupc123原创,如需转载或用于商业用途需征得作者同意并注明出处 HDL流水线加速累加算法,分成4段累加增加更新速度,每段1024个数据,取1024*4个数据的平均值, ......
yupc123 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1811  2689  1565  2252  251  14  29  8  39  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved