电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC975M000DG

产品描述LVDS Output Clock Oscillator, 975MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NC975M000DG概述

LVDS Output Clock Oscillator, 975MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC975M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率975 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2015电赛资料晶振
这是经过电赛分析,感觉会用晶振产生信号,仅供参考 ...
红楼蕉下客 ADI 工业技术
wince 下网卡驱动开发问题求救
各位大侠,小弟刚刚接触网卡驱动开发,有几个问题需要请教,请大侠们不吝指教啊。 1,注册表里的Sysintr做什么用的?可以去掉嘛? "BusNumber"=dword:0 "BusType"=dword:0 "InterruptN ......
lsgl 嵌入式系统
求教iar6.5的破解方法
土体...
流水随春去远 NXP MCU
拼音输入法的I2C字库程序仿真
拼音输入法的I2C字库程序仿真拼音输入法的I2C字库程序仿真这是在http://proteus.814e.com上下载的, 版权是他的 拼音输入法的I2C字库程序仿真 http://proteus.814e.com/iic汉字库拼音输入 ......
jxhjjm 单片机
坛友ywlzh推荐:关于 BLDC 的动画解释
@ywlzh 坛友分享的Youtube视频,万能的大表哥找到了不翻墙的链接: http://player.youku.com/player.php/sid/XMTk3NjE0NTYw/v.swf http://player.youku.com/player.php/sid/XMjYzMTUwM ......
soso 微控制器 MCU
项目外包:linux下双摄像头驱动开发
项目名称:双摄像头驱动开发 报价:10000元(可商谈) 要求完成时间:2016-07-18 需求描述: 1.编写linux下驱动程序,支持两个mipi接口的摄像头,摄像头为ov5648。 2.可实现各种分辨率的 ......
2674064806 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1749  2811  1686  2404  780  23  38  18  3  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved