电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T633S12DDI

产品描述Dual-Port SRAM, 512KX18, 12ns, CMOS, PQFP144, 20 X 20 MM, 1.40 MM HEIGHT, TQFP-144
产品类别存储    存储   
文件大小311KB,共27页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70T633S12DDI概述

Dual-Port SRAM, 512KX18, 12ns, CMOS, PQFP144, 20 X 20 MM, 1.40 MM HEIGHT, TQFP-144

70T633S12DDI规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明20 X 20 MM, 1.40 MM HEIGHT, TQFP-144
针数144
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码S-PQFP-G144
JESD-609代码e0
长度20 mm
内存密度9437184 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度18
湿度敏感等级4
功能数量1
端口数量2
端子数量144
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织512KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装等效代码QFP144,.87SQ,20
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.02 A
最小待机电流2.4 V
最大压摆率0.395 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
宽度20 mm
Base Number Matches1

文档预览

下载PDF文档
Features
HIGH-SPEED 2.5V
512/256K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
WITH 3.3V 0R 2.5V INTERFACE
IDT70T633/1S
u
True Dual-Port memory cells which allow simultaneous
access of the same memory location
u
High-speed access
– Commercial: 8/10/12/15ns (max.)
– Industrial: 10/12ns (max.)
u
RapidWrite Mode simplifies high-speed consecutive write
cycles
u
Dual chip enables allow for depth expansion without
external logic
u
IDT70T633/1 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
u
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
u
Busy and Interrupt Flags
u
Full hardware support of semaphore signaling between
ports on-chip
u
On-chip port arbitration logic
u
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
u
Sleep Mode Inputs on both ports
u
Supports JTAG features compliant to IEEE 1149.1 in
BGA-208 and BGA-256 packages
u
Single 2.5V (±100mV) power supply for core
u
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
u
Available in a 256-ball Ball Grid Array, 144-pin Thin Quad
Flatpack and 208-ball fine pitch Ball Grid Array
u
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
UB
R
LB
R
Functional Block Diagram
UB
L
LB
L
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
512/256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
18L
(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
18R
(1)
A
0R
TDI
OE
L
CE
0L
CE
1L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0R
CE
1R
TDO
JTAG
TCK
TMS
TRST
R/W
L
R/W
R
BUSY
L(2,3)
SEM
L
INT
L(3)
(4)
BUSY
R(2,3)
M/S
SEM
R
INT
R(3)
NOTES:
LOGIC
1. Address A
18
x is a NC for IDT70T631.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
4. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. OPTx,
INTx,
M/S and the
sleep mode pins themselves (ZZx) are not affected during sleep mode.
ZZ
L
ZZ
CONTROL
ZZ
R
(4)
5670 drw 01
APRIL 2004
DSC-5670/4
1
©2004 Integrated Device Technology, Inc.
单片机C语言应用100例的源代码和仿真
单片机C语言应用100例的源代码和仿真...
yongpeiyuan 51单片机
【资源共享】FPGA培训资料
华清远见的。 后两个还有视频,但是超过大小限制,没法上传。 ...
ctrl FPGA/CPLD
请问各位电子工程师们如何缓解压力?
无意中发现这个网站,于是注册,想必有所帮助,也是因为某个人的关系,才关注一个我读不懂的世界。 他的世界除了工作外,没有其他爱好。他说工作压力大,下班都不想多说话,只愿意一个人静静的 ......
Lucia 聊聊、笑笑、闹闹
STM32F401 静电死机,看门狗和复位键都无法复位
请教,STM32F401 静电死机,看门狗和复位键都无法复位,必须重新上电才能复位, 另外,如果我用编程器下载软件后运行,怎么打静电都不会死机,但是只要我断电重启后,打静电就会出现上述现象; ......
triumph_sha stm32/stm8
绝对经典:
1、士兵问连长:作战时踩到地雷咋办?连长大为恼火:*,能咋办?踩坏了照价赔偿。    2、很久墨收到你的信息 俺很心疼   俺想到死 曾用薯片割过脉 用豆腐撞过头 用降 ......
skdyu 聊聊、笑笑、闹闹
求帮忙打开一个文件
请问下 谁能打开pcbdoc 6.0版本的 文件的. AD9或者protel dxp2009 才能打开.. 哪位大大能打开的 麻烦给转成版本低点的文件. 帮帮忙`` 请留一个联系方式. 我邮件发过去~~~...
js57520 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2866  2614  1270  1149  2149  31  56  17  52  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved