电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1089M00BG

产品描述LVPECL Output Clock Oscillator, 1089MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1089M00BG概述

LVPECL Output Clock Oscillator, 1089MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1089M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1089 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
每天!好心态开始!
每天,给自己一个信念------乐观面对每一天!...
zqjqq88 聊聊、笑笑、闹闹
msp430外部晶振要接两个吗?还是接一个就可以运行了
msp430外部晶振要接两个吗?还是接一个就可以运行了 ...
Mrasty 微控制器 MCU
2440学习(十一)exec函数族
本帖最后由 lonerzf 于 2014-7-29 09:53 编辑 主要参考文献 blog.csdn.net/mybelief321/article/details/9055589 exec函数族 fork() 函数用于创建一个新的子进程,该子进程几乎复制 ......
lonerzf Linux开发
2023芯片缺货结束,2024产能可能过剩,你信吗?
”台积电(TSMC)董事长刘德音在上周举办的该公司第二季财报发布会上回答分析师提问时表示,全球半导体缺货情况恐怕会延续到2022年。他的说法衍生了一些忧虑,包括目前为了因应需求而急遽增 ......
bigbat 聊聊、笑笑、闹闹
共享充电宝行业到底能不能挣钱?
嗯嗯,事情的起因是这样的,街电和搜电两电合并了,怪兽上市了。咱们的网友也对这两个事儿讨论了起来: 聊着聊着,有位之前在搜电待过的网友讲到搜点在金融大厦直接租了5层大楼,并且领头的 ......
okhxyyo 聊聊、笑笑、闹闹
合众达实验程序里的一个疑惑,求助
大家好,我刚接触DSP,基本是从零学起,问的问题可能比较菜,希望大家多多指教啊。 我在看合众达的例程时,有下面这么一段程序: /*初始化Video Port1*/ /*将Vedio Port1设为采集输入*/ ......
lcydhr DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2417  1343  126  514  858  23  40  59  4  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved