电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA12M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 12MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QA12M0000DGR概述

CMOS/TTL Output Clock Oscillator, 12MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA12M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率12 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Can总线接收屏蔽码怎么设置
我如果只想接收11位地址的 0x02的地址的帧,我改怎么设置我的屏蔽码?屏蔽码设置为多少?...
mintmsn 嵌入式系统
两个单片机通过模拟I2C通信的问题
如今做一个项目,因为51单片机资源的限制,只能通过模拟I2C来通信,主机模拟I2C比较简单,但是从机模拟I2C有点困难,大家有主机模拟I2C和从机模拟I2C的一套程序吗?不是51单片机的也可以 ......
brain发烧友 51单片机
上位机怎么检测如何收到了GPRS数据?
下位机向上位机发送数据,我上位机接收软件还没写,我想知道GPRS的数据是否也已经正确发送到上位机,是不是下个端口检测软件就可以啊,下个什么样的软件啊,找了好久没找到。...
kwok323 嵌入式系统
总线方式布线是怎样的方式!?
在pcb布线的过程中,总线方式布线是怎样的方式!?在县卡,主板上看到其布线很漂亮,经询问说是总线方式布线,不懂。请教。在protel中用shift+空格转换...
elcwoo 嵌入式系统
关于后道工序中的Deflash问题
请问各位朋友,长三角地区哪些封装测试企业自己做plating 的处理?Deflash是用ED还是CD处理的? 如有做这方面的朋友,希望多进行交流交流啊...
chichi FPGA/CPLD
1万元求数据采集的解决方案
需要开发一款数据采集器,大概要求如下:1、采样率>1Ms/s,16bit 2、灵敏度不大于10mV,最值可...
newer 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1950  391  121  319  287  38  28  1  57  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved