电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA46M0000DG

产品描述LVDS Output Clock Oscillator, 46MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NA46M0000DG概述

LVDS Output Clock Oscillator, 46MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA46M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率46 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【CN0135】利用开关稳压器PMU ADP5020为八通道超声ADC/LNA/VGA/AAF AD9272供电
电路功能与优势本电路利用电源管理单元 ADP5020 提供八通道LNA/VGA/AAF/ADC和交叉点开关AD9272所需的各供电轨。ADP5020 是一款低噪声电源管理单元(PMU),可提供三路输出:两个同步降压通道(分 ......
EEWORLD社区 ADI 工业技术
MSP430系统的SD卡FAT16读写程序
########################################################################前面介绍了MSP430如何安装。。。。。下面,介绍一下一个基于MSP430学习开发系统的SD卡FAT16读写程序这个工程介绍了S ......
Jacktang 微控制器 MCU
无线手机使用的集成式RF功放与滤波器前端
Joe Madden Avago Technologies CMOS设计人员多年来一直把各种功能集成到大型集成电路中。在通信终端中,到目前一直有两个RF元器件没有集成,即滤波器和RF功放器,这两种器件采用的构建技术都不 ......
tmily 无线连接
51最小系统原理图
初学51单片机可以自己尝试自己做一个最小系统。 ...
青竹之初 下载中心专版
ATMEL626用什么编程器烧录?
请问大家,ATMEL626 24C128,这个EEPROM用那个编程器可以烧录啊,又或者,用什么常用芯片可以完全代替它,我找了很久没找到支持的,谢谢了~...
esobao 51单片机
TLV5619、VCA820 PCB原理图
本帖最后由 paulhyde 于 2014-9-15 03:32 编辑 TLV5619、VCA820 PCB原理图 ...
wangkanglin 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1973  2904  2106  1229  1527  2  49  39  7  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved