电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA501M000BGR

产品描述LVPECL Output Clock Oscillator, 501MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA501M000BGR概述

LVPECL Output Clock Oscillator, 501MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA501M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率501 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【聊聊DSP】聊聊DSP入门必读文档 与 最小系统设计
D妹恋爱使用说明书:入门篇 【使用申明】:此乃和DSP妹妹恋爱的至尊宝典,TI出品,Starcool(Q工)整理校订,审核,公布,乃为使更多人能走上和D妹家族的妹子们踏入爱的殿堂,本文重在告诉您如 ......
starcool DSP 与 ARM 处理器
年假过去,准备开工地同志们来报到咯。
上学地估计还在寒假中了吧?上班地估计也差不多要休到头了,俺们明天准备收拾收拾干活咯。 新年开始了,人都陆陆续续回来了,论坛地人气又要猛窜咯 :funk: :funk: 越旺 越旺 旺旺 :lol ...
liuceone 聊聊、笑笑、闹闹
vxworks 更改后IP,如何重新建立UDP连接
例如通过telnet修改了IP,此时之前的UDP通信就不能工作,非要重启设备才行,有什么好方法...
zyboy2000 实时操作系统RTOS
LPC5 4608
哪位大神在用LPC54608,可以交流下吗?...
18434391446 下载中心专版
反激电源的控制芯片这个稳压管该不该并?
下面图中,反激电源的控制芯片,电源和地增加一个稳压二极管,保护IC因过压损坏,如图稳压二极管该不该并联,为什么? 615817 ...
kal9623287 电源技术
中国最好的私活联盟,欢迎大这的加入
中国最好的私活联盟,欢迎大这的加入 西北私活群 49492172 四川省私活交流 48663781 上海私活群 49493832 陕西省私活交流群 49492617 山东省私活交流群44432638 南京私 ......
tankli01 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1024  1924  925  1076  1451  16  36  53  9  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved