电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GB43M0000BGR

产品描述CMOS Output Clock Oscillator, 43MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530GB43M0000BGR概述

CMOS Output Clock Oscillator, 43MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530GB43M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率43 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于硬盘驱动的问题!
请哪位高手能帮我解释一下硬盘驱动的原理。最近我要写一份硬盘驱动的详细设计文档,不过硬盘这里我还不是很清楚。 多谢了!...
qjc221 嵌入式系统
第二批文献:关于跌倒监测的英文文献
本次文献主要关注跌倒算法研究,对硬件描述较少,希望对需要的同学有点帮助,欢迎有兴趣的同学一起讨论啊!...
木易873 传感器
24Cxx 系列EEPROM通用程序及应用(STM32 应用函数文件)
(论坛到现在对chrome的支持还是非常不好,上传附件失败以及把排版弄乱等,使得我不得不编辑了好几次,幸好还不是用linux,不然都发不了了) 关于I2C 学习的时候介绍得最多的 ......
虚V界 stm32/stm8
CC2541 关闭串口问题
在调试低功耗时,最好关闭串口,需要修改宏: HAL_UART=FALSE HAL_UART_DMA=1 HAL_UART_ISR=0 HAL_UART_TX_BY_ISR=1 但是修改完之后会编译错误,提示 Undefine external “print_ ......
Aguilera 无线连接
NXP LPC1768宝马开发板第11章DAC(直接输出和DMA方式传输)
本帖最后由 旺宝电子 于 2015-1-30 10:17 编辑 第十一章 宝马1768——DAC(直接输出和DMA方式传输) 开发环境:集成开发环境μVision4 IDE版本4.60.0.0主机系统:Microsoft Windows XP开发 ......
旺宝电子 NXP MCU
几十MHz高频信号如何用示波器精准测量
普源DS1052E示波器+100MHz探头,理论上可测量带宽是BW=1/sqrt((1/50)^2+(1/100)^2),即44.72MHz左右。这是用示波器探头,并且打到X10档位的情况。 现在假设我用一根SMA接头或者BNC接头的宽带信 ......
my_love_dream 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 124  769  200  613  1132  32  57  21  8  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved