电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74VCX16827MTD

产品描述Low Voltage 20-Bit Buffer/Line Driver with 3.6V Tolerant Inputs and Outputs
产品类别逻辑    逻辑   
文件大小105KB,共8页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74VCX16827MTD在线购买

供应商 器件名称 价格 最低购买 库存  
74VCX16827MTD - - 点击查看 点击购买

74VCX16827MTD概述

Low Voltage 20-Bit Buffer/Line Driver with 3.6V Tolerant Inputs and Outputs

74VCX16827MTD规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码TSSOP
包装说明TSSOP, TSSOP56,.3,20
针数56
Reach Compliance Codeunknow
其他特性WITH DUAL OUTPUT ENABLE
控制类型ENABLE LOW
系列ALVC/VCX/A
JESD-30 代码R-PDSO-G56
JESD-609代码e3
长度14 mm
负载电容(CL)30 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.024 A
湿度敏感等级2
位数10
功能数量2
端口数量2
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP56,.3,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法RAIL
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Su2.5 ns
传播延迟(tpd)30 ns
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)1.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度6.1 mm
Base Number Matches1

文档预览

下载PDF文档
74VCX16827 Low Voltage 20-Bit Buffer/Line Driver with 3.6V Tolerant Inputs and Outputs
March 1998
Revised October 2002
74VCX16827
Low Voltage 20-Bit Buffer/Line Driver with
3.6V Tolerant Inputs and Outputs
General Description
The VCX16827 contains twenty non-inverting buffers with
3-STATE outputs to be employed as a memory and
address driver, clock driver, or bus oriented transmitter/
receiver carrying parity. The device is byte controlled. Each
byte has NOR output enables for maximum control flexibil-
ity.
The 74VCX16827 is designed for low voltage (1.2V to
3.6V) V
CC
applications with I/O capability up to 3.6V.
The 74VCX16827 is fabricated with an advanced CMOS
technology to achieve high speed operation while maintain-
ing low CMOS power dissipation.
Features
s
1.2V to 3.6V V
CC
supply operation
s
3.6V tolerant inputs and outputs
s
t
PD
2.5 ns max for 3.0V to 3.6V V
CC
s
Power-off high impedance inputs and outputs
s
Supports live insertion and withdrawal (Note 1)
s
Static Drive (I
OH
/I
OL
)
±
24 mA @ 3.0V V
CC
s
Uses patented noise/EMI reduction circuitry
s
Latch-up performance exceeds 300 mA
s
ESD performance:
Human body model
>
2000V
Machine model
>
200V
Note 1:
To ensure the high-impedance state during power up or power
down, OE should be tied to V
CC
through a pull-up resistor; the minimum
value of the resistor is determined by the current-sourcing capability of the
driver.
Ordering Code:
Order Number
74VCX16827MTD
Package Number
MTD56
Package Description
56-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 6.1mm Wide
Devices also available on Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbol
Pin Descriptions
Pin Names
OE
n
I
0
–I
19
O
0
–O
19
Description
Output Enable Input (Active LOW)
Inputs
Outputs
© 2002 Fairchild Semiconductor Corporation
DS500131
www.fairchildsemi.com

74VCX16827MTD相似产品对比

74VCX16827MTD 74VCX16827 74VCX16827_02
描述 Low Voltage 20-Bit Buffer/Line Driver with 3.6V Tolerant Inputs and Outputs Low Voltage 20-Bit Buffer/Line Driver with 3.6V Tolerant Inputs and Outputs Low Voltage 20-Bit Buffer/Line Driver with 3.6V Tolerant Inputs and Outputs
0分帖...
0...
passion07 嵌入式系统
mobile下,导入一个lib,为什么提示打不开这个lib
tinyxmld.lib, 是个xml的解析类,我在链接里面加入这个lib,可编译的时候提示打不开...
lq999jacky 嵌入式系统
JLINK V8
看到大家干劲这么足,DSP那边没有做好,来这边弥补一下。没有跟上大家的进度,做点贡献吧~!我这有JLINK V8的全套资料,自己生产了100个,在STM32和2440上面通过验证,不知道大家对这个有没有兴 ......
superwangyang NXP MCU
SPI 通信程序
我自己用于项目的SPI协议通信程序(CPLD与TI2802通信)...
eeleader FPGA/CPLD
Xilinx FPGA设计优化
异步复位对通用逻辑结构也会产生影响。由于所有的赛灵思FPGA 通用寄存器都具有将复位/ 置位编程为异步或同步的能力,因此设计人员可能认为使用异步复位没什么不妥。但这种假设通常是错误的。如 ......
eeleader FPGA/CPLD
LEGO EV3主机系统移植到BBB
...
活着的亡灵 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 189  557  2306  2435  2576  33  24  40  37  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved