电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1N5622GP/93-E3

产品描述DIODE 1 A, 1000 V, SILICON, SIGNAL DIODE, DO-204AC, PLASTIC, DO-15, 2 PIN, Signal Diode
产品类别分立半导体    二极管   
文件大小295KB,共4页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

1N5622GP/93-E3概述

DIODE 1 A, 1000 V, SILICON, SIGNAL DIODE, DO-204AC, PLASTIC, DO-15, 2 PIN, Signal Diode

1N5622GP/93-E3规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码DO-15
包装说明O-PALF-W2
针数2
Reach Compliance Codeunknow
ECCN代码EAR99
其他特性FREE WHEELING DIODE, LOW LEAKAGE CURRENT
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型RECTIFIER DIODE
JEDEC-95代码DO-204AC
JESD-30 代码O-PALF-W2
JESD-609代码e3
元件数量1
端子数量2
最高工作温度175 °C
最低工作温度-65 °C
最大输出电流1 A
封装主体材料PLASTIC/EPOXY
封装形状ROUND
封装形式LONG FORM
峰值回流温度(摄氏度)NOT APPLICABLE
认证状态Not Qualified
最大重复峰值反向电压1000 V
最大反向恢复时间2 µs
表面贴装NO
端子面层MATTE TIN
端子形式WIRE
端子位置AXIAL
处于峰值回流温度下的最长时间NOT APPLICABLE
Base Number Matches1

文档预览

下载PDF文档
1N5614GP thru 1N5622GP
Vishay General Semiconductor
Glass Passivated Junction Rectifier
Major Ratings and Characteristics
I
F(AV)
V
RRM
I
FSM
I
R
V
F
T
j
max.
1.0 A
200 V to 1000 V
50 A
0.5 µA
1.2 V
175 °C
®
ted*
aten
P
* Glass-plastic encapsulation
technique is covered by
Patent No. 3,996,602, and
brazed-lead assembly
by Patent No. 3,930,306
DO-204AC (DO-15)
Features
• Superectifier structure for High Reliability
application
• Cavity-free glass-passivated junction
• Low forward voltage drop
• Low leakage current, I
R
less than 0.1 µA
• High forward surge capability
• Meets environmental standard MIL-S-19500
• Solder Dip 260 °C, 40 seconds
Mechanical Data
Case:
DO-204AC, molded epoxy over glass body
Epoxy meets UL-94V-0 Flammability rating
Terminals:
Matte tin plated leads, solderable per
J-STD-002B and JESD22-B102D
E3 suffix for commercial grade, HE3 suffix for high
reliability grade (AEC Q101 qualified)
Polarity:
Color band denotes cathode end
Typical Applications
For use in general purpose rectification of power sup-
plies, inverters, converters and freewheeling diodes
application
Maximum Ratings
(T
A
= 25 °C unless otherwise noted)
Parameter
* Maximum repetitive peak reverse voltage
Maximum RMS voltage
* Maximum DC blocking voltage
Maximum average forward rectified current 0.375"
(9.5 mm) lead length at T
A
= 55 °C
* Peak forward surge current 8.3 ms single half
sine-wave superimposed on rated load
* Operating junction temperature range
* Storage temperature range
Symbol
V
RRM
V
RMS
V
DC
I
F(AV)
I
FSM
T
J
T
STG
1N5614GP 1N5616GP 1N5618GP 1N5620GP 1N5622GP
200
140
200
400
280
400
600
420
600
1.0
50
- 65 to + 175
- 65 to + 175
800
560
800
1000
700
1000
Unit
V
V
V
A
A
°C
C
Document Number 88520
14-Oct-05
www.vishay.com
1
TI MCU 研讨会
转自邮件!今年YOSUN与TI 将在北京(7月25日)、天津(7月27日)、上海(7月30日)、苏州(8月01日)、杭州(8月03日)、深圳(8月08日)、广州(8月10日) 七个城市举办2012 TI YOSUN MCU技术研讨会,全天课 ......
54chenjq 微控制器 MCU
DDK编译错误-winioctl.h
我装的是ifsddk,要做文件过滤的驱动,暂时没用到VC6的应用界面,直接在DDK里build,用的是check模式, 结果出现编译错误,全都是winioctl.h里,但我想winioctl文件本身应该没问题 驱动只有一个头 ......
Hellenzheng 嵌入式系统
H题电赛,5Mv中莫测
5mV的峰峰值怎摸测呀、示波器显示不出来呀:):) ...
1111223 电子竞赛
请教版主关于UIF问题
今天我刚买了一个LSD-FET430UIF仿真器,我按说明书要求安装完成后,使用IAR410软件对以前的程序进行彷真(我以前是使用的MSP-FETP430IF 1。3彷真器),器件是F1121A,我无法下载程序也无法仿真 ......
lhjs 微控制器 MCU
verilog新手误区
Verilog的两个误区: 使用Reg类型还是Net类型: Reg类型只在过程块中被赋值;而Net类型则在过程块外面被赋值或者驱动. 阻塞赋值和非阻塞赋值: Verilog中竞争发生的条件:两个或多个语句在执行顺 ......
Crazy_HUA FPGA/CPLD
STR9能否用GPIO模拟I2C?
请问,我想用STR91x接eeprom,用p2.0和p2.1模拟I2C,请问可以吗?这两个GPIO怎么设置?在SDA读写时要不要切换输入输出?我开始初始化为GPIO_OutputAlt1,输出可以,但当需要出入时设成GPIO ......
john86 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 5  2685  333  2916  181  50  19  8  18  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved